中文摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-16页 |
·MPEG2 视频压缩标准 | 第7-11页 |
·视频压缩标准的特点及关键技术 | 第7-9页 |
·MPEG2 视频标准结构 | 第9-11页 |
·Verilog 硬件描述语言 | 第11-15页 |
·本文的研究工作 | 第15-16页 |
第二章 二维IDCT 处理器的结构设计 | 第16-23页 |
·引言 | 第16-17页 |
·IDCT 算法 | 第17-18页 |
·IDCT 处理器的电路结构 | 第18-22页 |
·总体设计 | 第18-19页 |
·一维IDCT 电路的具体结构及工作原理 | 第19-21页 |
·数据整序单元的设计 | 第21-22页 |
·仿真测试 | 第22-23页 |
第三章 MPEG2 变长码解码器设计 | 第23-36页 |
·引言 | 第23页 |
·VLD 的基本原理 | 第23-25页 |
·哈夫曼(HUFFMAN)编码和游程编码 | 第23-24页 |
·MPEG2 中的哈夫曼(HUFFMAN)编码和游程编码 | 第24-25页 |
·VLD 算法 | 第25页 |
·解码器总线位宽为64 位VLD 电路的具体实现 | 第25-28页 |
·仿真测试 | 第28页 |
·总线位宽为8 位的VLD 电路设计 | 第28-36页 |
·总体设计 | 第28-29页 |
·FIFO 缓冲器 | 第29-31页 |
·状态码流控制器 | 第31-32页 |
·仿真测试 | 第32-36页 |
第四章 反扫描(IS)反量化器(IQ)原理及电路设计 | 第36-42页 |
·引言 | 第36页 |
·反扫描反量化原理 | 第36-39页 |
·流水线技术 | 第39-40页 |
·反扫描反量化电路的流水线设计 | 第40-42页 |
第五章 64 位总线MPEG2 解码控制器设计 | 第42-54页 |
·引言 | 第42页 |
·视频序列语法 | 第42-43页 |
·码流输入控制器 | 第43-44页 |
·系统控制器结构设计 | 第44-46页 |
·64 位MPEG2 解码控制器的具体电路实现 | 第46-48页 |
·电路仿真和综合 | 第48-52页 |
·仿真结果 | 第48-52页 |
·综合结果 | 第52页 |
·本章小结 | 第52-54页 |
第六章 总结展望 | 第54-55页 |
参考文献 | 第55-57页 |
致谢 | 第57页 |