摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·国内外研究及应用现状 | 第7-10页 |
·多网网关设备的研究现状 | 第7-8页 |
·网络处理器技术和发展趋势 | 第8-10页 |
·研究背景及意义 | 第10-11页 |
·本文研究内容及章节安排 | 第11-13页 |
第二章 多网网关硬件结构及软件方案 | 第13-19页 |
·多网网关的功能 | 第13页 |
·多网网关硬件实现原理 | 第13-16页 |
·硬件平台的选择 | 第13-15页 |
·硬件实现方案 | 第15-16页 |
·多网网关软件实现框架 | 第16-19页 |
第三章 INTEL IXP 2350 网络处理器及其软件编程 | 第19-35页 |
·INTEL IXA概述 | 第19页 |
·IXP 2350 硬件结构概述 | 第19-22页 |
·IXP 2350 硬件结构组成 | 第19-20页 |
·IXP 2350 特征及优点 | 第20-22页 |
·IXP 2350 主要硬件单元 | 第22-28页 |
·Intel XScale Core | 第22页 |
·微引擎 | 第22-26页 |
·SRAM控制器 | 第26页 |
·DRAM控制器 | 第26-27页 |
·SHaC单元 | 第27页 |
·MSF媒质与交换结构接口 | 第27页 |
·NPE网络处理引擎 | 第27-28页 |
·PCI控制器 | 第28页 |
·高速总线 | 第28页 |
·IXP 2350 软件可移植性框架及开发环境 | 第28-32页 |
·IXA软件可移植性框架 | 第28-31页 |
·IXP 2350 软件开发环境 | 第31-32页 |
·IXP 2350 软件编程模型及关键技术 | 第32-35页 |
·IXP 2350 编程模型 | 第32-33页 |
·微引擎间的通信问题 | 第33页 |
·核心端与微引擎间的通信问题 | 第33-35页 |
第四章 IXP 2350 数据面原型软件设计与实现 | 第35-55页 |
·数据面原型软件功能与模块组成 | 第35-36页 |
·软件微模块设计 | 第36-52页 |
·数据包接收微模块 | 第36-46页 |
·数据包处理转发微模块 | 第46页 |
·数据包发送微模块 | 第46-51页 |
·任务派遣环 | 第51-52页 |
·软件设计中的重要数据结构 | 第52-55页 |
·存储器的使用 | 第52-53页 |
·链表数据结构 | 第53页 |
·SRAM Q-Array数据结构 | 第53-54页 |
·环缓冲区数据结构 | 第54-55页 |
第五章 数据包转发软件仿真及分析 | 第55-61页 |
·仿真工具及环境 | 第55-57页 |
·IXA SDK Workbench仿真概述 | 第55页 |
·仿真参数配置 | 第55-57页 |
·仿真结果分析 | 第57-61页 |
结束语 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-67页 |
作者在读期间研究成果 | 第67-68页 |