| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-12页 |
| ·研究背景 | 第10-11页 |
| ·本文结构 | 第11-12页 |
| 第2章 相关技术现状 | 第12-19页 |
| ·多核处理器CMP的发展及现状 | 第12-14页 |
| ·Cache结构介绍 | 第14-16页 |
| ·简单介绍 | 第14页 |
| ·cache的基本结构 | 第14-16页 |
| ·cache的多体结构 | 第16页 |
| ·非一致cache介绍 | 第16-19页 |
| ·单核NUCA | 第16-18页 |
| ·多核NUCA | 第18-19页 |
| 第3章 仿真工具 | 第19-25页 |
| ·一些仿真工具的介绍 | 第19-20页 |
| ·SIMICS介绍 | 第20-25页 |
| 第4章 结合bank一致性技术的任意步长数据提升技术 | 第25-37页 |
| ·现有技术介绍 | 第25-28页 |
| ·逻辑到物理cache的映射 | 第25-27页 |
| ·定位cache lines | 第27页 |
| ·动态的数据lines移动 | 第27-28页 |
| ·Kim C等人采用的策略 | 第28页 |
| ·任意步长数据提升技术 | 第28-37页 |
| ·固定步长数据提升的问题 | 第28-30页 |
| ·bank一致性技术 | 第30-33页 |
| ·任意步长数据提升算法 | 第33-37页 |
| 第5章 实验及结果分析 | 第37-52页 |
| ·实验平台 | 第37-47页 |
| ·实验平台的选择 | 第37页 |
| ·实验平台的搭建 | 第37-47页 |
| ·实验配置 | 第47-49页 |
| ·实验结果分析 | 第49-52页 |
| 第6章 总结 | 第52-53页 |
| 参考文献 | 第53-56页 |
| 作者简介及在学期间所取得的科研成果 | 第56-57页 |
| 致谢 | 第57页 |