摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-12页 |
·研究背景 | 第9-10页 |
·课题研究和发展概况 | 第10-11页 |
·论文的主要工作及内容 | 第11-12页 |
第二章 高速直扩通信系统调制解调的理论基础 | 第12-24页 |
·高速直扩通信系统作用简介 | 第12-13页 |
·扩频技术概要 | 第13-18页 |
·扩频通信的理论基础 | 第13-16页 |
·DS-SS 直接扩频通信系统 | 第16-17页 |
·扩频通信系统的主要指标 | 第17-18页 |
·QPSK 调制解调技术 | 第18-21页 |
·QPSK 调制技术 | 第18-19页 |
·QPSK 解调技术 | 第19页 |
·载波同步技术 | 第19-21页 |
·解扩技术 | 第21-23页 |
·多普勒频移 | 第23页 |
·本章总结 | 第23-24页 |
第三章 高速直扩通信系统调制解调的方案设计 | 第24-44页 |
·高速直扩通信系统调制解调的主要问题分析 | 第24-25页 |
·高速直扩通信系统调制解调的难点解决和整体方案设计 | 第25-26页 |
·扩频和QPSK 调制方案设计 | 第26-31页 |
·扩频码的选用方案 | 第26-27页 |
·QPSK 调制方案 | 第27-31页 |
·载波同步方案设计 | 第31-39页 |
·载波恢复的总体方案 | 第31-33页 |
·锁相环路和锁频环路的设计方案 | 第33-39页 |
·PN 码同步方案设计 | 第39-42页 |
·扩频码的捕获方案 | 第39-40页 |
·扩频码的跟踪方案 | 第40-42页 |
·本章总结 | 第42-44页 |
第四章 高速直扩通信系统调制解调的实现 | 第44-68页 |
·硬件和开发环境介绍 | 第44-47页 |
·FPGA 技术及背景 | 第44-46页 |
·系统开发软件介绍 | 第46-47页 |
·扩频及QPSK 调制模块的FPGA 电路实现 | 第47-56页 |
·扩频的电路实现 | 第47-49页 |
·QPSK 调制的电路实现 | 第49-56页 |
·载波同步的FPGA 电路实现 | 第56-60页 |
·FLL 锁频环的电路实现 | 第56-57页 |
·COSTAS 锁相环的电路实现 | 第57-60页 |
·PN 码捕获和跟踪的FPGA 电路实现 | 第60-63页 |
·PN 码捕获的电路实现 | 第60-61页 |
·PN 码跟踪的电路实现 | 第61-63页 |
·接收端指标硬件验证结果 | 第63-65页 |
·系统开发硬件平台介绍 | 第65-67页 |
·本章总结 | 第67-68页 |
第五章 总结与展望 | 第68-70页 |
·总结 | 第68-69页 |
·后续工作展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |
攻硕期间取得的研究成果 | 第73-74页 |