异构多核下基于缺失感知的LLC缓冲管理策略的研究
摘要 | 第4-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第10-20页 |
1.1 课题背景和研究意义 | 第10-11页 |
1.2 国内外研究现状 | 第11-16页 |
1.2.1 缓存替换策略 | 第11-13页 |
1.2.2 缓存管理技术 | 第13-16页 |
1.3 研究内容 | 第16-17页 |
1.4 论文的结构安排 | 第17-20页 |
第2章 CPU和GPU访存行为分析 | 第20-30页 |
2.1 引言 | 第20页 |
2.2 Gem5-GPU模拟器介绍 | 第20-22页 |
2.3 CPU和CPU访存行为 | 第22-29页 |
2.3.1 模拟器参数 | 第22-23页 |
2.3.2 基准测试程序 | 第23-25页 |
2.3.3 CPU和GPU访存行为分析 | 第25-29页 |
2.4 本章小结 | 第29-30页 |
第3章 基于异构多核的LLC缓冲管理机制 | 第30-42页 |
3.1 引言 | 第30页 |
3.2 基于异构多核的LLC缓冲管理机制设计 | 第30-36页 |
3.2.1 BFG机制设计方案 | 第30-32页 |
3.2.2 BFG机制工作流程 | 第32-36页 |
3.3 实验设计及结果分析 | 第36-40页 |
3.3.1 实验配置 | 第36-37页 |
3.3.2 评估方法 | 第37-38页 |
3.3.3 实验结果分析 | 第38-40页 |
3.4 本章小结 | 第40-42页 |
第4章 基于缺失感知的LLC缓冲管理策略 | 第42-56页 |
4.1 引言 | 第42页 |
4.2 LFRU替换策略设计 | 第42-46页 |
4.2.1 LFRU工作原理 | 第42-43页 |
4.2.2 LFRU设计流程 | 第43-46页 |
4.3 基于缺失感知的LLC缓冲管理策略设计 | 第46-50页 |
4.3.1 MBFG策略设计方案 | 第46-47页 |
4.3.2 MBFG策略工作流程 | 第47-50页 |
4.4 实验设计及结果 | 第50-54页 |
4.4.1 实验配置 | 第50-51页 |
4.4.2 评估方法 | 第51页 |
4.4.3 实验结果分析 | 第51-54页 |
4.5 本章小结 | 第54-56页 |
结论 | 第56-58页 |
参考文献 | 第58-62页 |
攻读硕士学位期间发表的学术论文 | 第62-64页 |
致谢 | 第64页 |