首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信号分析论文

基于SoC的通信信号分析仪硬件设计与实现

摘要第5-6页
abstract第6-7页
第一章 绪论第10-17页
    1.1 研究背景与意义第10-11页
    1.2 国内外研究现状第11-14页
        1.2.1 基于SOC技术的研究现状第11页
        1.2.2 数字信道化技术的研究现状第11-13页
        1.2.3 便携式信号分析仪的发展现状第13-14页
    1.3 研究目标与研究内容第14-15页
    1.4 论文目录及安排第15-17页
第二章 基于SOC通信信号分析仪总体方案设计第17-24页
    2.1 通信信号分析仪功能需求第17页
    2.2 基于SOC通信信号分析仪硬件总体方案设计第17-19页
    2.3 信号分析仪子模块方案设计第19-23页
        2.3.1 数据采集板硬件方案设计第19-20页
        2.3.2 中频信号预处理模块方案第20-21页
        2.3.3 信道化频谱分析模块方案设计第21-22页
        2.3.4 PS与PL数据交互模块方案设计第22-23页
        2.3.5 USB3.0数据传输模块方案设计第23页
    2.4 章节小结第23-24页
第三章 数据采集板电路设计及中频信号预处理第24-43页
    3.1 数据采集方案设计第24页
    3.2 采集板电路设计第24-30页
        3.2.1 供电部分电路设计第24-25页
        3.2.2 时钟供给第25-26页
        3.2.3 数据电路设计第26-27页
        3.2.4 功能配置第27-30页
    3.3 数字下变频的基本原理第30-31页
    3.4 数字下变频的设计与实现第31-42页
        3.4.1 跨时钟域数据传输模块的设计与实现第31-32页
        3.4.2 数字混频的研究与实现第32-35页
        3.4.3 抽取滤波的研究与实现第35-42页
    3.5 本章小结第42-43页
第四章 基于多相DFT结构的数字信道化频谱分析第43-60页
    4.1 滤波器组第43-44页
        4.1.1 基本概念第43-44页
        4.1.2 滤波器组分类第44页
    4.2 信道化频谱分析第44-54页
        4.2.1 基本结构第44-46页
        4.2.2 信号频带划分第46-48页
        4.2.3 多相DFT结构信道化分解第48-54页
    4.3 部分混叠信道化算法研究第54-59页
    4.4 本章小结第59-60页
第五章 基于SOC数据传输模块设计与实现第60-73页
    5.1 SOC内部DMA传输的研究第60-63页
    5.2 内部DMA传输的实现第63-67页
        5.2.1 PL到PS的数据传输第63-65页
        5.2.2 PS到PL的数据传输第65-67页
    5.3 USB3.0数据传输模块设计与实现第67-72页
        5.3.1 USB3.0接口简介第67页
        5.3.2 数据传输逻辑设计第67-71页
        5.3.3 数据传输测试与验证第71-72页
    5.4 本章小结第72-73页
第六章 测试与分析第73-81页
    6.1 硬件平台搭建第73-74页
    6.2 数据采集及预处理模块验证第74-80页
        6.2.1 时钟测试第74-75页
        6.2.2 数据采集和接收模块测试第75-76页
        6.2.3 中频信号预处理模块测试第76-77页
        6.2.4 信道化频谱分析模块测试第77-79页
        6.2.5 USB3.0数据传输模块测试第79-80页
    6.3 本章小结第80-81页
第七章 总结与展望第81-82页
致谢第82-83页
参考文献第83-85页

论文共85页,点击 下载论文
上一篇:无线自组织网络时间同步技术研究
下一篇:湍流信道中语音信号自适应小波快速去噪技术研究