HSUPA中MAC-es协议的FPGA硬件设计
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-13页 |
| 1.1 WCDMA 现状及发展趋势 | 第8页 |
| 1.2 WCDMA 标准概述 | 第8-11页 |
| 1.3 本文研究的目的和意义 | 第11页 |
| 1.4 本文的研究内容及组织结构 | 第11-13页 |
| 2 WCDMA 系统的 HSUPA 技术 | 第13-21页 |
| 2.1 HSUPA 简介 | 第13-14页 |
| 2.2 HSUPA 关键技术 | 第14-16页 |
| 2.3 HSUPA 的 MAC-es 协议层 | 第16-19页 |
| 2.4 本章小结 | 第19-21页 |
| 3 基于 FPGA 的系统设计与实现 | 第21-57页 |
| 3.1 MAC-es 层总体架构 | 第21-22页 |
| 3.2 RAM、QDR、DDR 存储器的管理 | 第22-24页 |
| 3.3 MAC-es 接收处理模块 | 第24-41页 |
| 3.4 MAC-es 离线按序提交模块 | 第41-48页 |
| 3.5 MAC-es 解封模块 | 第48-56页 |
| 3.6 本章小结 | 第56-57页 |
| 4 系统仿真与测试 | 第57-67页 |
| 4.1 测试目的 | 第57页 |
| 4.2 测试方案 | 第57-62页 |
| 4.3 测试结果及分析 | 第62-66页 |
| 4.4 本章小结 | 第66-67页 |
| 5 结束语 | 第67-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-73页 |
| 附录 攻读硕士学位期间参与的科研项目 | 第73页 |