多制式视频显示后处理芯片中图像处理子系统的研究与设计
摘要 | 第3-4页 |
ABSTRACT | 第4页 |
第一章 绪论 | 第7-10页 |
1.1 课题背景 | 第7-8页 |
1.2 视频后处理芯片发展趋势 | 第8页 |
1.3 本文研究内容及章节安排 | 第8-10页 |
第二章 视频图像处理算法研究 | 第10-30页 |
2.1 线性插值缩放算法 | 第10-14页 |
2.2 非线性缩放插值技术 | 第14-24页 |
2.2.1 非线性缩放原理 | 第15-17页 |
2.2.2 按列递变的非线性插值 | 第17-18页 |
2.2.3 采用正弦曲线的非线性插值 | 第18-20页 |
2.2.4 非线性插值算法的分析与比较 | 第20-24页 |
2.3 肤色调整技术 | 第24-30页 |
2.3.1 RGB颜色空间肤色分辨 | 第24-25页 |
2.3.2 YC_bC_r颜色空间肤色分辨 | 第25-26页 |
2.3.3 YIQ颜色空间肤色分辨 | 第26-28页 |
2.3.4 肤色调整方案 | 第28-30页 |
第三章 视频图像处理子系统的电路设计 | 第30-66页 |
3.1 视频图像处理子系统的架构设计 | 第30-35页 |
3.1.1 整体实现架构 | 第30-31页 |
3.1.2 工作流程及运行机制 | 第31-32页 |
3.1.3 系统缓存配置 | 第32-34页 |
3.1.4 时钟域划分 | 第34-35页 |
3.2 视频图像处理子系统参数配置单元 | 第35-42页 |
3.2.1 参数配置单元的工作机制 | 第38页 |
3.2.2 对参数的具体处理方式 | 第38-41页 |
3.2.3 参数配置单元的工作流程 | 第41-42页 |
3.3 水平缓存控制单元 | 第42-50页 |
3.3.1 水平缓存控制单元整体架构 | 第43-45页 |
3.3.2 水平缓存写控制单元 | 第45页 |
3.3.3 水平缓存主控单元 | 第45-46页 |
3.3.4 水平缓存读控制单元 | 第46-48页 |
3.3.5 水平缓存移位寄存输出单元 | 第48页 |
3.3.6 水平缓存RAM读写控制单元 | 第48-49页 |
3.3.7 水平缓存延时调整模块 | 第49-50页 |
3.4 插值计算单元 | 第50-54页 |
3.4.1 水平计算单元算法实现分析 | 第50-52页 |
3.4.2 水平计算单元内部工作流程 | 第52-54页 |
3.4.3 垂直插值计算单元 | 第54页 |
3.5 图像增强单元 | 第54-57页 |
3.5.1 肤色处理所需参数 | 第55页 |
3.5.2 内部工作流程 | 第55-57页 |
3.6 输出时序控制单元 | 第57-66页 |
3.6.1 功能描述 | 第57-61页 |
3.6.2 内部实现工作流程 | 第61-66页 |
第四章 视频图像处理子系统电路的仿真与验证 | 第66-76页 |
4.1 图像缩放电路功能仿真验证 | 第66-72页 |
4.2 图像增强电路功能仿真验证 | 第72-73页 |
4.3 输出时序控制电路功能仿真验证 | 第73-74页 |
4.4 视频图像处理子系统功能仿真验证 | 第74-75页 |
4.5 逻辑综合 | 第75-76页 |
第五章 总结与展望 | 第76-78页 |
5.1 全文总结 | 第76-77页 |
5.2 展望 | 第77-78页 |
参考文献 | 第78-81页 |
发表论文和参加科研情况说明 | 第81-82页 |
致谢 | 第82页 |