摘要 | 第4-5页 |
abstract | 第5页 |
注释表 | 第11-12页 |
第一章 绪论 | 第12-16页 |
1.1 课题研究背景及意义 | 第12页 |
1.2 国内外研究现状分析 | 第12-14页 |
1.3 本文的主要研究内容 | 第14-15页 |
1.4 论文章节安排 | 第15-16页 |
第二章 双基SAR时频同步技术 | 第16-29页 |
2.1 双基SAR时频同步误差分析 | 第16-21页 |
2.1.1 时间同步误差模型及影响分析 | 第16-17页 |
2.1.2 频率同步误差模型及影响分析 | 第17-19页 |
2.1.3 时频同步误差成像仿真 | 第19-21页 |
2.2 双基SAR时频同步方法 | 第21-28页 |
2.2.1 授时和校频方法 | 第21-26页 |
2.2.2 时频同步方法 | 第26-28页 |
2.3 本章小结 | 第28-29页 |
第三章 GPS驯服OCXO时频同步系统设计 | 第29-60页 |
3.1 GPS驯服OCXO时频同步系统设计方法 | 第29-31页 |
3.2 GPS驯服OCXO时频同步系统硬件选择 | 第31-33页 |
3.2.1 FPGA主控单元 | 第31页 |
3.2.2 OCXO | 第31-32页 |
3.2.3 GPS接收机 | 第32页 |
3.2.4 DA转换器 | 第32-33页 |
3.3 高精度时间间隔测量模块设计 | 第33-40页 |
3.3.1 时间测量原理 | 第33-34页 |
3.3.2 抽头延迟线模块设计 | 第34-37页 |
3.3.3 基于抽头延迟线的时间间隔测量模块设计 | 第37-40页 |
3.4 基于卡尔曼滤波的PI控制模块设计 | 第40-52页 |
3.4.1 卡尔曼滤波器的原理和具体实现 | 第41-46页 |
3.4.2 PID控制器的原理和PI模型 | 第46-50页 |
3.4.3 基于卡尔曼滤波的PI控制器 | 第50-52页 |
3.5 可变延迟线模块设计 | 第52-54页 |
3.6 GPS驯服OCXO时频同步系统性能指标和测试分析 | 第54-58页 |
3.6.1 GPS驯服OCXO时频同步系统性能指标 | 第54页 |
3.6.2 GPS驯服OCXO时频基准间的时频同步误差测量方法 | 第54-57页 |
3.6.3 时频同步误差测量结果 | 第57-58页 |
3.7 本章小结 | 第58-60页 |
第四章 双基SAR高稳定同步时钟和频率基准的设计与实验 | 第60-69页 |
4.1 电路总体设计方案 | 第60-61页 |
4.2 时钟和频率基准电路设计 | 第61-65页 |
4.2.1 FPGA模块设计 | 第63-64页 |
4.2.2 倍频电路设计 | 第64-65页 |
4.3 电路实现与测试结果分析 | 第65-68页 |
4.4 本章小结 | 第68-69页 |
第五章 总结与展望 | 第69-70页 |
5.1 全文总结 | 第69页 |
5.2 后续工作展望 | 第69-70页 |
参考文献 | 第70-73页 |
致谢 | 第73-74页 |
在学期间的研究成果及发表的学术论文 | 第74页 |