基于FPGA的∑-△数模转换器的设计与实现
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-12页 |
1.1 课题背景 | 第8-9页 |
1.2 DAC的研究现状 | 第9-10页 |
1.3 研究内容 | 第10-11页 |
1.4 论文章节安排 | 第11页 |
1.5 本章小结 | 第11-12页 |
第2章 Σ-?数模转换器基本结构与原理 | 第12-27页 |
2.1 理想数据转换器的基本结构 | 第12-13页 |
2.2 量化噪声模型 | 第13-14页 |
2.3 数模转换器的主要参数 | 第14-17页 |
2.3.1 信噪比(SNR) | 第14-15页 |
2.3.2 信号噪声失真比率(SNDR) | 第15页 |
2.3.3 无杂散动态范围(SFDR) | 第15页 |
2.3.4 精度 | 第15-16页 |
2.3.5 谐波失真 | 第16页 |
2.3.6 动态范围 | 第16页 |
2.3.7 互调失真(IMD) | 第16页 |
2.3.8 多通道输入的信噪比 | 第16-17页 |
2.4 过采样基本原理 | 第17-20页 |
2.5 几种常用的过采样调制器 | 第20-23页 |
2.5.1 一阶过采样调制器 | 第20-21页 |
2.5.2 二阶过采样调制器 | 第21-22页 |
2.5.3 高阶过采样调制器 | 第22-23页 |
2.6 高阶过采样调制器稳定性的分析 | 第23-26页 |
2.7 本章小结 | 第26-27页 |
第三章 Σ-?数模转换器的设计与MATLAB仿真 | 第27-32页 |
3.1 高阶过采样调制器设计中的难点与解决办法 | 第27-28页 |
3.2 Σ-?数模转换器的设计与仿真 | 第28-31页 |
3.3 本章小结 | 第31-32页 |
第四章 Σ-?数模转换器的FPGA实现和功能验证 | 第32-39页 |
4.1 FPGA设计简介 | 第32-33页 |
4.2 开发板简介 | 第33页 |
4.3 Σ-?数模转换器的综合设计与仿真 | 第33-37页 |
4.3.1 综合设计 | 第33-35页 |
4.3.2 实验仿真 | 第35-37页 |
4.4 本章小结 | 第37-39页 |
第五章 结论 | 第39-40页 |
参考文献 | 第40-43页 |
致谢 | 第43页 |