首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信系统(传输系统)论文--数字通信系统论文

多体制数字通信系统发射机的设计与仿真

摘要第4-6页
ABSTRACT第6-8页
第一章 绪论第14-20页
    1.1 课题的背景及意义第14-17页
        1.1.1 多体制发射机的发展现状第14-15页
        1.1.2 基于软件无线电技术的多体制发射机第15-16页
        1.1.3 FPGA在通信技术中的应用第16-17页
    1.2 论文研究的主要内容第17页
    1.3 论文的组织结构第17-20页
第二章 多体制数字发射机原理与关键技术第20-40页
    2.1 引言第20页
    2.2 多体制数字发射机原理及结构第20-21页
    2.3 多体制发射机关键技术第21-37页
        2.3.1 基于软件无线电技术的中频调制器原理与结构第21-28页
        2.3.2 通用信道编码器与交织器原理及设计第28-33页
        2.3.3 时分复用原理与任意路可选的时分复用器设计第33-35页
        2.3.4 通用数字上混频器原理与设计第35-37页
    2.4 基于FPGA的多体制发射机结构设计第37-38页
    2.5 本章小结第38-40页
第三章 多体制数字发射机的硬件电路设计第40-52页
    3.1 引言第40页
    3.2 基带模块硬件电路设计第40-42页
    3.3 中频调制器及上混频器模块硬件电路设计第42-43页
    3.4 模块之间接口电路设计第43-51页
        3.4.1 电源电路设计第43-44页
        3.4.2 时钟电路设计第44-45页
        3.4.3 JTAG下载口电路设计第45-46页
        3.4.4 AS接口及配置芯片电路设计第46-48页
        3.4.5 A/D、D/A电路设计第48-50页
        3.4.6 控制器模块电路设计第50-51页
    3.5 本章小结第51-52页
第四章 多体制数字发射机的FPGA软件设计第52-74页
    4.1 引言第52页
    4.2 基于DDS的中频调制器的程序设计及仿真第52-57页
    4.3 通用信道编码器与交织器的程序设计及仿真第57-62页
    4.4 任意路可选的时分复用器的程序设计及仿真第62-64页
    4.5 数字上混频器的程序设计及仿真第64-65页
    4.6 RS232异步串口的FPGA程序设计第65-69页
    4.7 测试信号源与系统时钟的程序设计及仿真第69-72页
    4.8 本章小结第72-74页
第五章 系统仿真与分析第74-82页
    5.1 引言第74页
    5.2 时分复用器、编码器及交织器联合仿真第74-75页
    5.3 交织器及基于DDS的中频调制器联合仿真第75-78页
    5.4 系统整体仿真及结果分析第78-80页
    5.5 本章小结第80-82页
第六章 总结与展望第82-84页
    6.1 总结第82页
    6.2 展望第82-84页
参考文献第84-88页
致谢第88-90页
研究成果及发表的学术论文第90-92页
作者和导师简介第92-93页
北京化工大学硕士研究生学位论文答辩委员会决议书第93-94页

论文共94页,点击 下载论文
上一篇:语音跳频电台及无线图传设备设计
下一篇:GNSS-R接收机及有效波高反演方法研究