摘要 | 第5-6页 |
abstract | 第6-7页 |
缩略词表 | 第13-14页 |
第一章 绪论 | 第14-18页 |
1.1 研究背景和意义 | 第14-16页 |
1.2 论文结构及内容安排 | 第16-18页 |
第二章 射频前端技术介绍 | 第18-24页 |
2.1 超外差结构 | 第18-20页 |
2.1.1 超外差接收机原理 | 第18-19页 |
2.1.2 超外差接收机特点 | 第19-20页 |
2.2 零中频结构 | 第20-21页 |
2.2.1 零中频收发机原理 | 第20页 |
2.2.2 零中频收发机特点 | 第20-21页 |
2.3 零中频技术 | 第21-23页 |
2.3.1 本振泄露 | 第21-22页 |
2.3.2 闪烁噪声 | 第22页 |
2.3.3 直流偏移 | 第22页 |
2.3.4 I/Q不平衡 | 第22-23页 |
2.3.5 I/Q不平衡分析 | 第23页 |
2.3.6 I/Q不平衡数字补偿 | 第23页 |
2.4 小结 | 第23-24页 |
第三章 基于FMC的零中频收发机射频前端技术分析 | 第24-28页 |
3.1 零中频收发机射频前端系统结构 | 第24-25页 |
3.2 本课题零中频收发机频前端系统主要指标分析 | 第25-27页 |
3.2.1 工作模式 | 第25页 |
3.2.2 接收机灵敏度 | 第25-26页 |
3.2.3 接收动态范围 | 第26页 |
3.2.4 IQ平衡 | 第26页 |
3.2.5 零中频收发机射频前端系统主要技术指标 | 第26-27页 |
3.3 小结 | 第27-28页 |
第四章 基于FMC的零中频收发机射频前端方案设计 | 第28-40页 |
4.1 基于FMC的零中频收发机射频前端系统基本模型 | 第29页 |
4.2 主要芯片选型 | 第29-35页 |
4.2.1 发射链路芯片选型 | 第30-33页 |
4.2.2 接收链路芯片选型 | 第33-35页 |
4.2.3 时钟芯片 | 第35页 |
4.2.4 本振芯片 | 第35页 |
4.3 方案关键技术指标预算 | 第35-39页 |
4.3.1 发射机射频前端指标预算 | 第35-37页 |
4.3.2 接收机射频前端指标预算 | 第37-39页 |
4.4 小结 | 第39-40页 |
第五章 基于FMC的零中频收发机射频前端方案实现 | 第40-62页 |
5.1 零中频收发机系统总体架构 | 第40-44页 |
5.1.2 工程实现平台简介 | 第40-43页 |
5.1.3 射频前端系统功能划分 | 第43-44页 |
5.2 基于FMC的零中频收发机射频前端系统单元设计与实现 | 第44-62页 |
5.2.1 发射模块 | 第44-47页 |
5.2.2 接收模块 | 第47-49页 |
5.2.3 时钟模块 | 第49-51页 |
5.2.4 电源模块 | 第51-53页 |
5.2.5 HPC模块 | 第53-54页 |
5.2.6 IQ平衡数字补偿设计 | 第54-55页 |
5.2.7 接口设计 | 第55-57页 |
5.2.8 界面设计 | 第57-58页 |
5.2.9 PCB布局 | 第58-60页 |
5.2.10 结构设计 | 第60页 |
5.2.11 样机展示 | 第60-62页 |
第六章 系统测试与分析 | 第62-73页 |
6.1 | 第62-72页 |
6.1.1 测试条件 | 第62-64页 |
6.1.2 测试结果与分析 | 第64-72页 |
6.2 小结 | 第72-73页 |
第七章 总结与展望 | 第73-75页 |
7.1 本文贡献 | 第73页 |
7.2 下一步工作的建议 | 第73-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-78页 |
个人简历 | 第78-79页 |
攻读工程硕士学位期间的研究成果 | 第79-80页 |