| 摘要 | 第1-6页 |
| Abstract | 第6-11页 |
| 第1章 绪论 | 第11-15页 |
| ·课题研究的背景、目的和意义 | 第11-12页 |
| ·国内外相关技术发展现状 | 第12-13页 |
| ·DS-UWB伪码同步捕获技术现状 | 第12页 |
| ·迭代译码的技术现状 | 第12-13页 |
| ·论文主要研究内容与章节安排 | 第13-15页 |
| 第2章 DS-UWB系统原理 | 第15-29页 |
| ·直扩系统基本原理 | 第15-19页 |
| ·扩频通信概述 | 第15-16页 |
| ·伪随机码 | 第16页 |
| ·m序列的产生方式及特性 | 第16-18页 |
| ·直扩系统数学模型 | 第18-19页 |
| ·UWB基本原理 | 第19-26页 |
| ·UWB定义 | 第19-20页 |
| ·UWB信号特性 | 第20-22页 |
| ·UWB信道特性 | 第22-26页 |
| ·DS-UWB系统模型 | 第26-28页 |
| ·DS-UWB系统数学模型 | 第26-27页 |
| ·DS-UWB信号功率谱密度 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 第3章 基于iMPA的伪码快速捕获算法研究 | 第29-51页 |
| ·基于因子图的迭代译码算法 | 第29-36页 |
| ·边缘函数与因子图 | 第29-30页 |
| ·LDPC码的因子图表示 | 第30-31页 |
| ·Gallager概率译码算法 | 第31-33页 |
| ·和积算法 | 第33-34页 |
| ·对数似然比和积算法 | 第34-36页 |
| ·最小和算法 | 第36页 |
| ·m序列迭代捕获算法 | 第36-40页 |
| ·m序列因子图模型 | 第36-37页 |
| ·基于因子图的m序列iMPA捕获方法 | 第37-40页 |
| ·算法的性能仿真与分析 | 第40页 |
| ·基于冗余因子图的m序列iMPA捕获算法 | 第40-45页 |
| ·算法的原理与迭代运算规则 | 第41-43页 |
| ·冗余校验选择方式分析 | 第43页 |
| ·算法的性能仿真与分析 | 第43-45页 |
| ·基于隐藏节点因子图的m序列iMPA捕获算法 | 第45-49页 |
| ·算法的原理 | 第45-46页 |
| ·算法的消息传递规则 | 第46-48页 |
| ·算法的性能仿真与分析 | 第48-49页 |
| ·本章小结 | 第49-51页 |
| 第4章 DS-UWB伪码迭代捕获算法研究 | 第51-71页 |
| ·基于滑动相关的DS-UWB伪码捕获方法 | 第51-55页 |
| ·DS-UWB伪码全串行滑动相关捕获算法 | 第51-53页 |
| ·DS-UWB伪码快速串行搜索策略研究 | 第53-55页 |
| ·DS-UWB系统码元定时误差对iMPA算法的影响 | 第55-58页 |
| ·码元定时误差对码片级消息量的影响 | 第55-57页 |
| ·码元定时误差对算法捕获性能的影响 | 第57-58页 |
| ·DS-UWB两级结构伪码迭代捕获算法 | 第58-63页 |
| ·捕获算法的总体方案 | 第58页 |
| ·DS-UWB发射信号结构 | 第58-60页 |
| ·码元定时捕获原理 | 第60-62页 |
| ·伪码相位捕获原理 | 第62-63页 |
| ·DS-UWB两级结构伪码迭代捕获方法的性能分析 | 第63-70页 |
| ·算法捕获概率分析 | 第63-65页 |
| ·算法平均捕获时间分析 | 第65-68页 |
| ·捕获方法性能仿真 | 第68-70页 |
| ·本章小结 | 第70-71页 |
| 第5章 DS-UWB两级结构伪码迭代捕获算法FPGA实现 | 第71-87页 |
| ·系统总体开发设计方案 | 第71-72页 |
| ·DS-UWB伪码TS-IA捕获系统总体实现框架 | 第71页 |
| ·系统功能模块的划分 | 第71-72页 |
| ·码元定时捕获模块设计 | 第72-76页 |
| ·采样数据存储器设计 | 第73页 |
| ·本地模板序列滑动相关过程设计 | 第73-74页 |
| ·码元定时捕获模块的顶层实现电路 | 第74-76页 |
| ·iMPA模块设计 | 第76-81页 |
| ·迭代消息运算过程设计 | 第76-78页 |
| ·迭代消息存储器设计 | 第78-79页 |
| ·迭代结果向量选择算法设计 | 第79-80页 |
| ·iMPA模块的顶层实现电路 | 第80-81页 |
| ·相关与判决模块设计 | 第81-86页 |
| ·本地伪码序列恢复设计 | 第81-83页 |
| ·捕获判决设计 | 第83-84页 |
| ·相关与判决模块的顶层实现电路 | 第84-86页 |
| ·TS-IA算法的顶层实现电路 | 第86页 |
| ·本章小节 | 第86-87页 |
| 结论 | 第87-88页 |
| 参考文献 | 第88-92页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第92-93页 |
| 致谢 | 第93页 |