基于梳状滤波的数字信道化接收系统研究与设计
摘要 | 第1-5页 |
ABSTRACT | 第5-12页 |
第一章 绪论 | 第12-16页 |
·研究背景与意义 | 第12-13页 |
·研究现状 | 第13-14页 |
·论文内容简介 | 第14-16页 |
第二章 数字信道化技术与系统方案 | 第16-21页 |
·引言 | 第16页 |
·基于多相滤波的数字信道化技术 | 第16-18页 |
·基于梳状滤波的数字信道化技术 | 第18-19页 |
·梳状滤波接收系统总体方案 | 第19-21页 |
第三章 STFT 信道化后信号检测方法设计 | 第21-36页 |
·引言 | 第21页 |
·取模运算 | 第21-22页 |
·信号判别方式 | 第22-25页 |
·门限设置 | 第22-23页 |
·谱线判决方式 | 第23-24页 |
·二次检测 | 第24-25页 |
·旁瓣抑制与窗函数特性 | 第25-28页 |
·窗内谱线扩散 | 第28-33页 |
·信号未充满窗 | 第28-29页 |
·窗内特征变化 | 第29-30页 |
·三次检测 | 第30页 |
·多级门限 | 第30-33页 |
·镜像的排除 | 第33-36页 |
第四章 参数估计与信号识别方法研究与设计 | 第36-57页 |
·引言 | 第36页 |
·参数估计 | 第36-44页 |
·频率估计 | 第36-41页 |
·初始相位估计 | 第41-43页 |
·其他参数估计 | 第43-44页 |
·调制方式识别 | 第44-57页 |
·信号调制方式特征 | 第44-50页 |
·相位跳变点判断 | 第50-53页 |
·线性度判别 | 第53-54页 |
·信号识别方法设计 | 第54-57页 |
第五章 系统的 FPGA 硬件实现 | 第57-71页 |
·引言 | 第57页 |
·STFT 信道化模块 | 第57-59页 |
·信号检测判别模块 | 第59-64页 |
·时钟分频模块 | 第60页 |
·窗内信号检测 | 第60-62页 |
·第一次通道分配 | 第62页 |
·窗间信号检测 | 第62-64页 |
·信号分配输出 | 第64页 |
·参数估计与信号识别模块 | 第64-67页 |
·参数估计模块 | 第65-66页 |
·信号识别模块 | 第66-67页 |
·系统总体 | 第67-69页 |
·系统仿真验证 | 第69-71页 |
第六章 系统性能测试与对比 | 第71-76页 |
·引言 | 第71页 |
·测试平台 | 第71-72页 |
·测试结果 | 第72-73页 |
·与多相滤波接收系统性能的比较 | 第73-76页 |
第七章 总结与展望 | 第76-78页 |
·工作总结 | 第76页 |
·未来展望 | 第76-78页 |
参考文献 | 第78-81页 |
致谢 | 第81-82页 |
在学期间的研究成果及发表的学术论文 | 第82页 |