通用组合编码并行算法研究
| 中文摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-20页 |
| ·课题研究背景 | 第9-13页 |
| ·课题研究背景、目的和意义 | 第10页 |
| ·课题研究现状及发展趋势 | 第10-13页 |
| ·相关工作 | 第13-18页 |
| ·通用组合编码 | 第13页 |
| ·CPU 并行技术 | 第13-15页 |
| ·GPU 并行技术 | 第15-18页 |
| ·本文主要的研究内容 | 第18-19页 |
| ·本章小结 | 第19-20页 |
| 第2章 通用组合编码理论的研究与分析 | 第20-39页 |
| ·通用组合编码 | 第20-29页 |
| ·通用组合编码的原理 | 第20-25页 |
| ·通用组合编码的性质 | 第25-27页 |
| ·通用组合编码的优化计算 | 第27-29页 |
| ·通用组合编码与已有编码的关系研究 | 第29-38页 |
| ·几种常见的编码方式 | 第29-32页 |
| ·通用组合编码与树型编码的关系 | 第32-35页 |
| ·通用组合编码与字典编码的关系 | 第35-37页 |
| ·通用组合编码与算术编码的关系 | 第37-38页 |
| ·本章小结 | 第38-39页 |
| 第3章 通用组合编码的 GPU 并行 | 第39-50页 |
| ·开发环境及硬件配置 | 第39-40页 |
| ·通用组合编码最大序数的 GPU 并行概述 | 第40-41页 |
| ·乘法算法的具体实现 | 第41-44页 |
| ·乘法算法的结构及方法 | 第41-43页 |
| ·乘法算法测试 | 第43-44页 |
| ·最大序数 GPU 并行的具体实现 | 第44-49页 |
| ·最大序数的 GPU 并行结构及方法 | 第44-48页 |
| ·CPU 和 GPU 计算最大序数的时间对比 | 第48-49页 |
| ·本章小结 | 第49-50页 |
| 第4章 通用组合编码的 CPU 并行 | 第50-59页 |
| ·通用组合编码中序数的 CPU 并行概述 | 第50页 |
| ·CPU 段内分组并行具体实现 | 第50-53页 |
| ·CPU 并行段内分组的结构及方法 | 第51-52页 |
| ·CPU 并行段内分组具体算法 | 第52-53页 |
| ·序数 CPU 并行的具体实现 | 第53-58页 |
| ·序数的 CPU 并行结构及方法 | 第53-56页 |
| ·序数的 CPU 并行与 CPU 串行时间对比 | 第56-58页 |
| ·本章小结 | 第58-59页 |
| 第5章 通用组合编码的 CPU 并行优化 | 第59-66页 |
| ·素数拆分优化 | 第59-62页 |
| ·素数拆分原理 | 第59页 |
| ·素数拆分具体算法 | 第59-60页 |
| ·CPU 并行段内分组的结构及方法 | 第60-62页 |
| ·分组长短优化 | 第62-66页 |
| ·不等分微调法 | 第62页 |
| ·不等分微调法具体算法 | 第62-64页 |
| ·不等分微调法优化测试 | 第64-66页 |
| 结论 | 第66-67页 |
| 参考文献 | 第67-70页 |
| 致谢 | 第70-71页 |
| 攻读学位期间发表的学术论文 | 第71页 |