基于DVB-S2的数字解调器技术研究与硬件实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 绪论 | 第7-12页 |
| ·研究背景与意义 | 第7-9页 |
| ·国内外卫星通信发展概况 | 第9-10页 |
| ·国外发展概况 | 第9-10页 |
| ·国内发展概况 | 第10页 |
| ·论文研究内容 | 第10-11页 |
| ·论文结构安排 | 第11-12页 |
| 2 DVB-S2通信体制 | 第12-23页 |
| ·卫星通信特点 | 第12页 |
| ·DVB-S2通信体制概述 | 第12-15页 |
| ·DVB-S2下行链路帧结构、编码与调制分析 | 第15-23页 |
| ·帧头信息格式解析 | 第15-16页 |
| ·流适应方式 | 第16页 |
| ·基带加扰方式 | 第16-17页 |
| ·前向纠错编码 | 第17页 |
| ·交织编码方式 | 第17-18页 |
| ·复帧结构分析 | 第18页 |
| ·物理层帧结构分析 | 第18-20页 |
| ·物理层加扰 | 第20-21页 |
| ·星座映射 | 第21-23页 |
| 3 解调器算法设计 | 第23-43页 |
| ·载波同步算法分析与比较 | 第23-34页 |
| ·锁相环技术 | 第23-26页 |
| ·costas环算法 | 第26-27页 |
| ·平方环算法 | 第27-28页 |
| ·M&M算法 | 第28-30页 |
| ·最大似然估计 | 第30-33页 |
| ·算法分析与比较 | 第33-34页 |
| ·载波同步结构设计 | 第34-39页 |
| ·QPSK载波同步设计 | 第34页 |
| ·8PSK载波同步设计 | 第34-36页 |
| ·16APSK和32APSK载波同步设计 | 第36-37页 |
| ·多模式信号解调统一结构设计 | 第37-39页 |
| ·位同步算法 | 第39-43页 |
| ·gardner算法 | 第39-41页 |
| ·平方法 | 第41-42页 |
| ·延时相乘法 | 第42-43页 |
| 4 解调器逻辑设计 | 第43-55页 |
| ·载波同步模块 | 第44-51页 |
| ·自动增益控制模块 | 第44页 |
| ·正交下变频模块 | 第44-46页 |
| ·幅相计算与判决模块 | 第46-48页 |
| ·锁相环路模块 | 第48-51页 |
| ·位同步模块 | 第51-53页 |
| ·帧同步模块 | 第53-55页 |
| 5 解调器硬件平台设计与测试 | 第55-67页 |
| ·原理图设计 | 第55-64页 |
| ·信号处理模块 | 第56-57页 |
| ·时钟模块 | 第57-59页 |
| ·发送通道 | 第59-62页 |
| ·接收通道 | 第62-64页 |
| ·PCB布局布线 | 第64-65页 |
| ·系统测试 | 第65-67页 |
| ·解调器的测试连接 | 第65-66页 |
| ·系统误码率测试 | 第66-67页 |
| 总结 | 第67-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-70页 |