致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-10页 |
1 引言 | 第10-14页 |
·论文的研究背景 | 第10-11页 |
·国内外研究现状 | 第11-13页 |
·论文主要工作和结构安排 | 第13-14页 |
·论文主要工作 | 第13页 |
·论文结构安排 | 第13-14页 |
2 DAC基础 | 第14-26页 |
·DAC的基本功能 | 第14-15页 |
·DAC的基本拓扑结构 | 第15-20页 |
·电阻型DAC | 第15-17页 |
·电容型DAC | 第17-18页 |
·电流舵型DAC | 第18-20页 |
·DAC的主要技术指标 | 第20-25页 |
·精度 | 第20-21页 |
·采样率 | 第21页 |
·微分非线性和积分非线性 | 第21-22页 |
·建立时间 | 第22页 |
·毛刺 | 第22-23页 |
·信噪比 | 第23页 |
·信噪失真比 | 第23-24页 |
·无杂散动态范围 | 第24-25页 |
·本章内容总结 | 第25-26页 |
3 影响DAC动态范围的因素 | 第26-48页 |
·电流源匹配误差 | 第26-35页 |
·电流源的随机匹配误差 | 第26-28页 |
·电流源的梯度误差 | 第28-29页 |
·改善电流源匹配误差的方案 | 第29-35页 |
·电流源有限输出阻抗 | 第35-39页 |
·有限输出阻抗的作用机制 | 第35-36页 |
·改善电流源有限输出的方案 | 第36-39页 |
·开关切换过程中产生的非线性毛刺 | 第39-46页 |
·直接耦合产生的毛刺 | 第39-40页 |
·支路电流汇集不同步 | 第40页 |
·电流支路内部节点充放电产生的毛刺与输入码字相关联 | 第40-41页 |
·改善开关切换过程中非线性毛刺的方案 | 第41-46页 |
·本章内容总结 | 第46-48页 |
4 数字后台校准技术 | 第48-54页 |
·数字后台校准技术的结构框图 | 第48-49页 |
·数字后台校准技术的校准算法 | 第49-52页 |
·校准参考电流源 | 第51页 |
·校准DAC电流源单元 | 第51-52页 |
·校准时钟的随机化 | 第52-53页 |
·数字后台校准的实现代价 | 第53页 |
·本章内容总结 | 第53-54页 |
5 14 bit 500 MS/s DAC的设计 | 第54-68页 |
·DAC的系统框图 | 第54-55页 |
·电流源和开关单元 | 第55-56页 |
·锁存器单元 | 第56-57页 |
·偏置电路设计 | 第57页 |
·时域比较器设计 | 第57-58页 |
·校准DAC设计 | 第58-59页 |
·DAC版图设计 | 第59-60页 |
·测试 | 第60-66页 |
·测试方案 | 第60-62页 |
·INL/DNL测试结果 | 第62-63页 |
·SFDR测试结果 | 第63-65页 |
·测试结果总结 | 第65-66页 |
·本章总结 | 第66-68页 |
6 结论 | 第68-70页 |
参考文献 | 第70-74页 |
作者简历 | 第74-78页 |
学位论文数据集 | 第78页 |