| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 1 绪论 | 第8-12页 |
| ·研究背景 | 第8页 |
| ·国内外研究现状 | 第8-10页 |
| ·本文的主要研究内容和章节安排 | 第10-12页 |
| 2 BP 算法的原理及在译码中的应用 | 第12-25页 |
| ·基本概念 | 第12-14页 |
| ·BP 算法的原理 | 第14-19页 |
| ·BP 算法在译码中的应用 | 第19-23页 |
| ·本章小结 | 第23-25页 |
| 3 BP 译码的 FPGA 实现 | 第25-47页 |
| ·设计难点 | 第25-26页 |
| ·译码方案选择 | 第26-31页 |
| ·变量节点更新模块的设计 | 第31-32页 |
| ·乒乓译码 | 第32-34页 |
| ·存储管理 | 第34-41页 |
| ·译码器性能测试 | 第41-46页 |
| ·本章小结 | 第46-47页 |
| 4 译码器的优化 | 第47-54页 |
| ·变量节点更新模块的优化 | 第47-49页 |
| ·优化后的存储管理 | 第49-51页 |
| ·优化后的译码器性能 | 第51-53页 |
| ·本章小结 | 第53-54页 |
| 5 总结与展望 | 第54-56页 |
| 致谢 | 第56-57页 |
| 参考文献 | 第57-61页 |