| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第一章 绪论 | 第11-16页 |
| ·RFID 技术在国外的研究现状 | 第12-13页 |
| ·RFID 技术在国内的研究现状 | 第13-14页 |
| ·论文的选题意义及主要工作 | 第14页 |
| ·论文的研究目标和新颖点 | 第14-15页 |
| ·论文的结构安排 | 第15-16页 |
| 第二章 RFID 系统和 EPC C1G2 协议介绍 | 第16-31页 |
| ·RFID 系统的构成 | 第16-17页 |
| ·PIE 编码介绍 | 第17-18页 |
| ·FM0 和 miller 编码介绍 | 第18-23页 |
| ·FM0 编码介绍 | 第19-20页 |
| ·miller 编码介绍 | 第20-22页 |
| ·电子标签反向链路频率 | 第22-23页 |
| ·CRC 编码与校验 | 第23-25页 |
| ·CRC5 编码校验电路及实现方法 | 第23-24页 |
| ·CRC16 编码校验电路及实现方法 | 第24-25页 |
| ·CRC5/16 编码校验电路设计探究 | 第25页 |
| ·电子标签工作状态 | 第25-28页 |
| ·协议命令 | 第28-29页 |
| ·电子标签存储区 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第三章 UHF RFID 电子标签数字基带系统设计 | 第31-60页 |
| ·电子标签数字基带整体设计 | 第31-33页 |
| ·数据解码模块设计 | 第33-40页 |
| ·解码模块设计 | 第34-36页 |
| ·命令类型分析模块设计 | 第36-38页 |
| ·CRC5/16 编码校验模块设计 | 第38-39页 |
| ·串并转换模块设计 | 第39-40页 |
| ·命令解析模块设计 | 第40-44页 |
| ·命令校验模块设计 | 第41页 |
| ·命令分析模块设计 | 第41-42页 |
| ·Kill 和 Access 命令检测模块设计 | 第42-43页 |
| ·帧头控制模块设计 | 第43页 |
| ·存储器参数检测模块设计 | 第43页 |
| ·标签盘存状态模块设计 | 第43-44页 |
| ·标签锁定状态模块设计 | 第44页 |
| ·基带状态机模块设计 | 第44-49页 |
| ·随机数发生器模块设计 | 第45-46页 |
| ·槽计数器模块设计 | 第46页 |
| ·控制状态机模块设计 | 第46-48页 |
| ·回复数据产生模块设计 | 第48-49页 |
| ·存储器模块设计 | 第49-50页 |
| ·数据编码模块设计 | 第50-59页 |
| ·并串转换模块设计 | 第52页 |
| ·CRC16 编码脉冲产生模块设计 | 第52-53页 |
| ·待编码数据选择模块设计 | 第53-54页 |
| ·编码预处理模块设计 | 第54页 |
| ·反向链路频率产生模块设计 | 第54-56页 |
| ·编码模块设计 | 第56-59页 |
| ·本章小结 | 第59-60页 |
| 第四章 UHF RFID 读写器数字基带系统设计 | 第60-84页 |
| ·基于 FPGA 的 UHF RFID 读写器设计 | 第60-61页 |
| ·读写器数字基带系统整体设计 | 第61-63页 |
| ·协议控制模块设计 | 第63-67页 |
| ·控制状态机模块设计 | 第64-65页 |
| ·编码数据 FIFO 模块设计 | 第65-67页 |
| ·输出数据处理模块设计 | 第67-70页 |
| ·CRC16 编码模块设计 | 第67-68页 |
| ·PIE 编码控制模块设计 | 第68-69页 |
| ·PIE 编码模块设计 | 第69-70页 |
| ·输入数据处理模块设计 | 第70-75页 |
| ·输入数据检测模块设计 | 第70-71页 |
| ·解码模块设计 | 第71-73页 |
| ·解码数据 FIFO 模块设计 | 第73-74页 |
| ·CRC16 校验模块设计 | 第74-75页 |
| ·解码结果分析模块设计 | 第75页 |
| ·串行接口模块设计 | 第75-78页 |
| ·串行接收模块设计 | 第76-77页 |
| ·串行发送模块设计 | 第77-78页 |
| ·PS/2 接口模块设计 | 第78-83页 |
| ·PS/2 接口协议 | 第78-80页 |
| ·PS/2 设计流程 | 第80-81页 |
| ·基于 FPGA 的 PS/2 接口设计 | 第81-82页 |
| ·PS/2 数据控制模块设计 | 第82页 |
| ·PS/2 数据发送模块设计 | 第82-83页 |
| ·本章小结 | 第83-84页 |
| 第五章 基于 FPGA 的硬件验证平台设计 | 第84-92页 |
| ·基于 FPGA 的设计验证流程 | 第84-85页 |
| ·硬件平台工作原理 | 第85页 |
| ·硬件平台实物图 | 第85-87页 |
| ·硬件平台电路设计 | 第87-91页 |
| ·电源电路 | 第87-88页 |
| ·FPGA 配置接口电路 | 第88-89页 |
| ·ARM 读写器数字电路 | 第89-90页 |
| ·串口电路 | 第90页 |
| ·PS/2 接口电路 | 第90-91页 |
| ·本章小结 | 第91-92页 |
| 第六章 软件仿真与硬件测试 | 第92-115页 |
| ·软硬件仿真测试方法 | 第92页 |
| ·软件联合仿真 | 第92-104页 |
| ·总体仿真流程及结果 | 第93-95页 |
| ·Query 命令的交互仿真 | 第95页 |
| ·ACK 命令的交互仿真 | 第95-96页 |
| ·Req_RN 命令的交互仿真 | 第96-97页 |
| ·Write 命令的交互仿真 | 第97-98页 |
| ·Read 命令的交互仿真 | 第98页 |
| ·BlockWrite 命令的交互仿真 | 第98-99页 |
| ·BlockErase 命令的交互仿真 | 第99-100页 |
| ·Access 命令的交互仿真 | 第100-102页 |
| ·标签在保护状态的操作 | 第102页 |
| ·Kill 命令的交互仿真 | 第102-104页 |
| ·灭活状态标签的操作 | 第104页 |
| ·电子标签基带系统工作测试 | 第104-107页 |
| ·读写器基带系统工作测试 | 第107-114页 |
| ·交互口令设置 | 第107-109页 |
| ·工作测试 | 第109-113页 |
| ·基于 PS/2 的只读读写器工作测试 | 第113-114页 |
| ·本章小结 | 第114-115页 |
| 第七章 结论与展望 | 第115-118页 |
| ·工作总结 | 第115-117页 |
| ·工作展望 | 第117-118页 |
| 致谢 | 第118-119页 |
| 参考文献 | 第119-122页 |
| 附录一 电子标签控制状态机模块状态转移表 | 第122-125页 |
| 附录二 联合仿真使用的 TestBench 程序 | 第125-130页 |
| 附录三 读写器基带系统工作测试结果 | 第130-133页 |
| 攻硕期间取得的研究成果 | 第133-134页 |