基于DWA的12位分段式电流舵型DAC设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第1章 绪论 | 第7-12页 |
| ·课题背景 | 第7-8页 |
| ·课题的重要意义 | 第8-9页 |
| ·国内外技术现状和发展趋势 | 第9-11页 |
| ·论文结构 | 第11-12页 |
| 第2章 DAC的结构和性能参数 | 第12-28页 |
| ·DAC的基本原理和性能参数 | 第12-15页 |
| ·DAC的基本原理 | 第12-13页 |
| ·DAC的性能参数 | 第13-15页 |
| ·电压定标型DAC | 第15-16页 |
| ·权电阻分压DAC | 第15页 |
| ·R-2R型DAC | 第15-16页 |
| ·电荷定标型DAC | 第16-17页 |
| ·电流定标型DAC | 第17-21页 |
| ·电流划分型DAC | 第17-18页 |
| ·电流舵型DAC | 第18-21页 |
| ·影响电流舵型DAC性能的因素 | 第21-26页 |
| ·电流源有限输出阻抗的影响 | 第21-22页 |
| ·毛刺 | 第22-25页 |
| ·时钟馈通 | 第25-26页 |
| ·电流源的匹配误差 | 第26页 |
| ·各种结构DAC的综合比较 | 第26页 |
| ·本章小结 | 第26-28页 |
| 第3章 基于DWA的12 位分段式电流舵型DAC | 第28-53页 |
| ·DAC的整体结构 | 第28-29页 |
| ·偏置基准(ref_V)模块 | 第29-34页 |
| ·带隙基准原理 | 第29-30页 |
| ·带隙基准的实现与性能 | 第30-33页 |
| ·偏置基准(ref_V)原理与仿真结果 | 第33-34页 |
| ·时钟模块 | 第34-35页 |
| ·时钟模块的基本原理 | 第34页 |
| ·时钟模块的仿真结果 | 第34-35页 |
| ·锁存器 | 第35-37页 |
| ·温度计码译码器 | 第37-38页 |
| ·数据权重平均算法(DWA) | 第38-44页 |
| ·电流源开关控制信号产生器 | 第44-47页 |
| ·比较器 | 第44-45页 |
| ·限幅电路 | 第45页 |
| ·电流开关控制信号产生器整体电路和仿真结果 | 第45-47页 |
| ·电流源 | 第47-48页 |
| ·DAC整体仿真结果 | 第48-52页 |
| ·本章小结 | 第52-53页 |
| 第4章 版图设计 | 第53-60页 |
| ·版图布局考虑 | 第53-54页 |
| ·主要模块版图设计 | 第54-58页 |
| ·温度计码译码器版图设计 | 第54-56页 |
| ·DWA模块版图设计 | 第56-58页 |
| ·电流开关控制信号产生器版图设计 | 第58页 |
| ·本章小结 | 第58-60页 |
| 结论 | 第60-62页 |
| 参考文献 | 第62-66页 |
| 攻读硕士学位期间发表的学术论文 | 第66-68页 |
| 致谢 | 第68页 |