第一章 绪论 | 第1-13页 |
1.1 项目的背景及意义 | 第7-8页 |
1.2 国内外数字存储示波器的发展概述 | 第8-10页 |
1.3 本项目总体方案论证 | 第10-12页 |
1.3.1 总体性能指标的定位 | 第10页 |
1.3.2 数字存储示波器的关键技术 | 第10-11页 |
1.3.3 设计中的关键器件选择 | 第11-12页 |
1.4 本论文主要工作 | 第12-13页 |
第二章 关键部件原理及应用——液晶显示器、DSP、FPGA | 第13-23页 |
2.1 液晶显示器的应用技术 | 第13-16页 |
2.1.1 液晶显示器件概述 | 第13-14页 |
2.1.2 液晶显示控制器SED1330的电路特性 | 第14-16页 |
2.2 DSP技术的发展及应用 | 第16-20页 |
2.2.1 DSP器件的发展概述 | 第16-17页 |
2.2.2 C54XDSP的内部结构 | 第17-18页 |
2.2.3 TMS320VC5402的硬件特性 | 第18-20页 |
2.3 可编程逻辑器件 | 第20-23页 |
2.3.1 可编程器件概述 | 第20-21页 |
2.3.2 ACEX1K50器件特性及配置方式 | 第21-23页 |
第三章 数字存储示波器的硬件电路设计 | 第23-45页 |
3.1 整体电路结构 | 第23-25页 |
3.2 前端放大电路设计 | 第25-26页 |
3.3 信号采样电路设计 | 第26-29页 |
3.3.1 取样基本原理 | 第26-28页 |
3.3.2 采样电路设计 | 第28-29页 |
3.4 触发电路设计 | 第29-33页 |
3.4.1 触发信号的产生 | 第29-30页 |
3.4.2 触发时间的控制 | 第30-31页 |
3.4.3 本设计中的触发电路 | 第31-33页 |
3.5 测频电路工作原理及实现 | 第33-36页 |
3.5.1 周期法测频原理 | 第33-34页 |
3.5.2 多周期同步测频法原理 | 第34-35页 |
3.5.3 本系统中自动测频功能的设计 | 第35-36页 |
3.6 键盘工作原理及设计 | 第36-38页 |
3.7 液晶显示器外围电路及接口控制电路设计 | 第38-39页 |
3.8 TMS320VC5402的脱机实现 | 第39-45页 |
3.8.1 加载方式选择 | 第39-41页 |
3.8.2 并行加载模式 | 第41-43页 |
3.8.3 创建加载表 | 第43-45页 |
第四章 数字存储示波器的软件开发 | 第45-62页 |
4.1 软件调试环境CCS使用 | 第45-47页 |
4.2 软件结构设计 | 第47-52页 |
4.2.1 软件整体结构 | 第47页 |
4.2.2 上电初始化电路主要完成工作及流程 | 第47-49页 |
4.2.3 主循环过程实现 | 第49-50页 |
4.2.4 键盘控制程序 | 第50-51页 |
4.2.5 测频中断响应程序 | 第51-52页 |
4.3 绘图实现 | 第52-56页 |
4.3.1 液晶显示器的初始化 | 第52-53页 |
4.3.2 直线的算法及实现 | 第53-54页 |
4.3.3 液晶显示器汉字输出技术 | 第54-56页 |
4.4 插值函数 | 第56-58页 |
4.5 频谱分析程序 | 第58-62页 |
第五章 总结 | 第62-63页 |
附录A: 整机照片 | 第63-65页 |
附录B: 工作照片 | 第65-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-70页 |
科研成果 | 第70页 |