基于FPGA的旋转变压器解码算法与系统设计
中文摘要 | 第1-4页 |
英文摘要 | 第4-8页 |
1 绪论 | 第8-13页 |
·课题的背景和意义 | 第8-9页 |
·本课题相关国内外研究现状 | 第9-10页 |
·现场可编程逻辑门阵列简介 | 第10-11页 |
·硬件描述语言简介 | 第11页 |
·QUARTUSⅡ4.0 简介 | 第11-12页 |
·论文研究的目的和内容 | 第12-13页 |
·本文研究的目的 | 第12页 |
·本文研究的主要内容和工作 | 第12-13页 |
2 旋转变压器解码整体方案设计 | 第13-18页 |
·旋转变压器 | 第13-14页 |
·旋转变压器解码器 | 第14-17页 |
·专用解码芯片 | 第15-16页 |
·分离器件搭建的解码系统 | 第16-17页 |
·几种解码算法方案的比较 | 第17页 |
·本章小结 | 第17-18页 |
3 CORDIC 硬件算法模块设计 | 第18-29页 |
·CORDIC 算法 | 第18-22页 |
·经典CORDIC 算法 | 第19-20页 |
·CORDIC 算法模式的统一形式 | 第20-22页 |
·反正切算法模块的设计 | 第22-27页 |
·对CORDIC 算法的改进 | 第22-24页 |
·改进后的CORDIC 算法的变量输入范围的扩展 | 第24-25页 |
·迭代算法的实现 | 第25-26页 |
·流水线算法设计 | 第26-27页 |
·解码算法的总体设计 | 第27页 |
·本章小结 | 第27-29页 |
4 旋转变压器解码系统硬件设计 | 第29-41页 |
·直流稳压电路模块 | 第29页 |
·旋转变压器励磁信号模块 | 第29-31页 |
·方波信号发生电路 | 第30页 |
·滤波整形电路 | 第30-31页 |
·功率放大电路 | 第31页 |
·FPGA 芯片EP1C12Q240C8 | 第31-35页 |
·Cyclone 系列器件简介 | 第31-33页 |
·NIOS 软核处理器 | 第33-35页 |
·AD 转换模块 | 第35-36页 |
·AD 转换芯片的选择 | 第35页 |
·AD7862 的结构 | 第35-36页 |
·AD7862 的控制时序 | 第36页 |
·下载电路模块 | 第36-37页 |
·串口通信模块 | 第37-39页 |
·串口通信的电路设计 | 第38-39页 |
·旋转变压器解码系统的硬件结构图 | 第39-40页 |
·本章小结 | 第40-41页 |
5 旋转变压器解码系统软件设计 | 第41-44页 |
·系统的主程序 | 第41-42页 |
·中断程序 | 第42-43页 |
·串口中断程序 | 第42-43页 |
·AD 采样中断程序 | 第43页 |
·本章小结 | 第43-44页 |
6 系统误差分析和补偿 | 第44-51页 |
·误差的分类 | 第44页 |
·模拟电路造成误差原因的分析 | 第44-47页 |
·旋转变压器本身带来的误差 | 第44-45页 |
·AD 转换电路的零位误差 | 第45-46页 |
·灵敏度误差分析 | 第46-47页 |
·CORDIC 模块误差分析 | 第47-49页 |
·近似误差分析 | 第47-48页 |
·舍入误差分析 | 第48-49页 |
·计算模块总体误差分析 | 第49页 |
·误差的补偿方法 | 第49-50页 |
·针对零点误差插曲的补偿措施 | 第49-50页 |
·针对计算模块误差采取的措施 | 第50页 |
·本章小结 | 第50-51页 |
7 实验结果及分析 | 第51-55页 |
·实验设备及条件 | 第51页 |
·实验目的 | 第51-52页 |
·实验数据 | 第52-53页 |
·旋转变压器动态性能测试 | 第52页 |
·静态性能测试 | 第52-53页 |
·结果分析 | 第53-54页 |
·本章小结 | 第54-55页 |
8 结论 | 第55-56页 |
·本文结论 | 第55页 |
·有待改进的内容 | 第55-56页 |
致谢 | 第56-57页 |
参考文献 | 第57-59页 |
附录:读硕士学位期间发表论文和参加科研情况说明 | 第59页 |