| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-14页 |
| ·高级在轨系统(AOS)概述 | 第7-8页 |
| ·AOS体制及其业务分析 | 第8-12页 |
| ·AOS系统综述 | 第8-11页 |
| ·AOS的特点 | 第11-12页 |
| ·本课题的研究意义和任务 | 第12-14页 |
| 第二章 系统设计与实现 | 第14-37页 |
| ·系统数据流分析 | 第14-18页 |
| ·下行数据流程 | 第15页 |
| ·上行数据流程 | 第15-16页 |
| ·邻近航天器定位系统数据流程 | 第16-18页 |
| ·高速链路控制器的设计与实现 | 第18-19页 |
| ·下行信道合路/分路器的设计与实现 | 第19-26页 |
| ·功能简介 | 第19-20页 |
| ·下行信道合路器的设计 | 第20-23页 |
| ·下行信道分路器的设计 | 第23-24页 |
| ·演示验证方案的设计与实现 | 第24-26页 |
| ·上行信道合路/分路器的设计与实现 | 第26-30页 |
| ·功能简介 | 第26页 |
| ·串行数据接收模块设计 | 第26-28页 |
| ·上行合路器设计 | 第28-29页 |
| ·上行分路器设计 | 第29-30页 |
| ·邻近航天器定位系统的设计与实现 | 第30-35页 |
| ·距离测量 | 第30-31页 |
| ·相位测量 | 第31-34页 |
| ·系统硬件结构设计 | 第34-35页 |
| ·上行合路/分路器及定位系统演示验证方案设计与实现 | 第35页 |
| ·本章小结 | 第35-37页 |
| 第三章 FPGA简介 | 第37-49页 |
| ·FPGA技术简介 | 第37-41页 |
| ·概述 | 第37-38页 |
| ·FPGA的基本原理与结构 | 第38-40页 |
| ·FPGA的设计流程 | 第40-41页 |
| ·FPGA器件简介 | 第41-43页 |
| ·FPGA器件的配置方式 | 第43-48页 |
| ·主动串行配置方式 | 第44页 |
| ·JZAG配置方式 | 第44-45页 |
| ·AS&JTAG配置方式 | 第45-46页 |
| ·PS&JZAG配置方式 | 第46-48页 |
| ·本章小结 | 第48-49页 |
| 第四章 适用于CCSDS标准的RS码编译码器的设计 | 第49-70页 |
| ·RS码简介 | 第49-50页 |
| ·RS码编码原理 | 第50-51页 |
| ·RS码的时域编码 | 第50页 |
| ·RS码的频域编码 | 第50-51页 |
| ·RS码译码原理 | 第51-57页 |
| ·RS码的一般译码方法 | 第51-53页 |
| ·求错误位置多项式σ(χ)的算法 | 第53-57页 |
| ·适用于CCSDS标准的RS码参数 | 第57-58页 |
| ·RS码编码器结构设计 | 第58-62页 |
| ·基于对偶基的硬件乘法器实现结构 | 第59-61页 |
| ·RS编码器的结构设计及实现 | 第61-62页 |
| ·RS码的译码器结构设计 | 第62-69页 |
| ·伴随式多项式生成器的设计 | 第63-64页 |
| ·求关键方程的ME算法的流水线设计 | 第64-66页 |
| ·多项式阶数计算模块的设计 | 第66-67页 |
| ·多项式计算模块的设计 | 第67页 |
| ·并行阶数检测模块的设计 | 第67-68页 |
| ·Chien搜索以及Forney算法的设计 | 第68-69页 |
| ·本章总结 | 第69-70页 |
| 第五章 结束语 | 第70-71页 |
| 参考文献 | 第71-73页 |
| 攻读学位期间发表论文和参加科研情况说明 | 第73-74页 |
| 致谢 | 第74-75页 |
| 附录 | 第75-77页 |
| 高级在轨系统(AOS)关键技术演示验证系统实物图 | 第75-77页 |