首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于存储总线的可重构硬件加速部件研究与设计

摘要第1-10页
ABSTRACT第10-11页
第一章 绪论第11-14页
   ·研究背景第11-12页
   ·课题研究的内容第12页
   ·课题完成的工作第12-13页
   ·本文的组织方式第13-14页
第二章 可重构硬件加速部件(RHAU)的体系结构及与系统的整合第14-32页
   ·应用算法加速第14-22页
     ·硬件加速第14-15页
     ·基于FPGA可重构硬件加速第15-16页
     ·可重构硬件与通用微处理的耦合方式第16-22页
   ·可重构硬件加速部件RHAU第22-28页
     ·存储总线和SDRAM介绍第22-24页
     ·基于存储总线的可重构硬件加速部件RHAU的体系结构第24-28页
   ·可重构硬件加速部件RHAU与系统的整合第28-32页
     ·Linux驱动程序第28-30页
     ·RHAU的库函数及RHAU与应用的握手协议第30-32页
第三章 高级加密标准AES介绍和RHAU下的实现第32-58页
   ·高级加密标准AES数学基础及算法简介第32-43页
     ·AES的数学基础第32-34页
     ·AES算法介绍第34-43页
   ·RHAU下AES算法的设计与实现第43-58页
     ·RHAU下AES算法的总体设计第43-45页
     ·AES算法的迭代实现第45-49页
     ·AES算法的流水实现第49-53页
     ·AES算法中字节替换的组合逻辑实现第53-56页
     ·RHAU下AES实现与其它AES加解密系统的对比第56-58页
第四章 图像增强算法在RHAU下的实现第58-68页
   ·典型图像增强算法研究第58-64页
     ·图像平滑第58-61页
     ·图像锐化第61-64页
   ·图像增强算法在RHAU下的映射与实现第64-68页
第五章 RHAU的性能模拟第68-72页
   ·性能评价模型的建立第68-69页
   ·性能模拟结果第69-72页
第六章 结束语第72-73页
致谢第73-74页
参考文献第74-78页
作者在学期间取得的学术成果第78页

论文共78页,点击 下载论文
上一篇:基于逆向制造集成技术的仿生粘鞋底研究
下一篇:HPLC法监控牛磺酸生产工艺及其质量的研究