| 摘要 | 第1-10页 |
| ABSTRACT | 第10-11页 |
| 第一章 绪论 | 第11-14页 |
| ·研究背景 | 第11-12页 |
| ·课题研究的内容 | 第12页 |
| ·课题完成的工作 | 第12-13页 |
| ·本文的组织方式 | 第13-14页 |
| 第二章 可重构硬件加速部件(RHAU)的体系结构及与系统的整合 | 第14-32页 |
| ·应用算法加速 | 第14-22页 |
| ·硬件加速 | 第14-15页 |
| ·基于FPGA可重构硬件加速 | 第15-16页 |
| ·可重构硬件与通用微处理的耦合方式 | 第16-22页 |
| ·可重构硬件加速部件RHAU | 第22-28页 |
| ·存储总线和SDRAM介绍 | 第22-24页 |
| ·基于存储总线的可重构硬件加速部件RHAU的体系结构 | 第24-28页 |
| ·可重构硬件加速部件RHAU与系统的整合 | 第28-32页 |
| ·Linux驱动程序 | 第28-30页 |
| ·RHAU的库函数及RHAU与应用的握手协议 | 第30-32页 |
| 第三章 高级加密标准AES介绍和RHAU下的实现 | 第32-58页 |
| ·高级加密标准AES数学基础及算法简介 | 第32-43页 |
| ·AES的数学基础 | 第32-34页 |
| ·AES算法介绍 | 第34-43页 |
| ·RHAU下AES算法的设计与实现 | 第43-58页 |
| ·RHAU下AES算法的总体设计 | 第43-45页 |
| ·AES算法的迭代实现 | 第45-49页 |
| ·AES算法的流水实现 | 第49-53页 |
| ·AES算法中字节替换的组合逻辑实现 | 第53-56页 |
| ·RHAU下AES实现与其它AES加解密系统的对比 | 第56-58页 |
| 第四章 图像增强算法在RHAU下的实现 | 第58-68页 |
| ·典型图像增强算法研究 | 第58-64页 |
| ·图像平滑 | 第58-61页 |
| ·图像锐化 | 第61-64页 |
| ·图像增强算法在RHAU下的映射与实现 | 第64-68页 |
| 第五章 RHAU的性能模拟 | 第68-72页 |
| ·性能评价模型的建立 | 第68-69页 |
| ·性能模拟结果 | 第69-72页 |
| 第六章 结束语 | 第72-73页 |
| 致谢 | 第73-74页 |
| 参考文献 | 第74-78页 |
| 作者在学期间取得的学术成果 | 第78页 |