| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·INTERNET、TCP/IP和以太网 | 第7-8页 |
| ·嵌入式系统INTERNET接入的背景及解决方案 | 第8页 |
| ·FPGA简介 | 第8-9页 |
| ·论文所做工作及系统功能描述 | 第9-10页 |
| ·系统设计 | 第9页 |
| ·功能描述 | 第9-10页 |
| ·论文组织结构 | 第10-11页 |
| 第二章 TCP/IP协议族及其在FPGA中的实现 | 第11-29页 |
| ·TCP/IP的体系结构与分层协议 | 第11-18页 |
| ·TCP/IP的体系结构 | 第11-12页 |
| ·网络上数据的流向 | 第12-13页 |
| ·TCP/IP协议族的分层协议 | 第13-18页 |
| ·TCP/IP协议族在FPGA上的实现 | 第18-29页 |
| ·TCP/IP协议栈 | 第18-19页 |
| ·TCP/IP协议族的软件实现 | 第19-26页 |
| ·TCP/IP协议栈的硬件实现 | 第26-29页 |
| 第三章 以太网与CSMA/CD协议 | 第29-45页 |
| ·以太网基础 | 第29-30页 |
| ·以太网的分类 | 第29-30页 |
| ·以太网的组成 | 第30页 |
| ·以太网帧的结构 | 第30-33页 |
| ·前序码(Preamble) | 第31页 |
| ·帧起始定界符(SFD) | 第31页 |
| ·地址 | 第31-32页 |
| ·长度/类型 | 第32页 |
| ·数据和填充码 | 第32页 |
| ·帧校验序列(FCS) | 第32-33页 |
| ·发送顺序 | 第33页 |
| ·无效帧 | 第33页 |
| ·介质访问控制(MAC)与CSMA/CD算法 | 第33-45页 |
| ·介质访问控制(MAC)的功能模型 | 第34-35页 |
| ·CSMA/CD算法 | 第35-37页 |
| ·CSMA/CD访问方法的功能 | 第37-42页 |
| ·兼容性设计 | 第42-43页 |
| ·100Mb/s以太网(快速以太网) | 第43页 |
| ·流量控制(MAC控制帧) | 第43-45页 |
| 第四章 以太网控制器的FPGA设计 | 第45-57页 |
| ·简介 | 第45-46页 |
| ·MAC发送模块 | 第46-51页 |
| ·CRC生成模块(crc_gen) | 第46-48页 |
| ·随机数生成模块(random_gen) | 第48页 |
| ·发送计数模块(tx_cnt) | 第48-49页 |
| ·发送状态机模块(tx_statem) | 第49-51页 |
| ·MAC接收模块 | 第51-53页 |
| ·CRC校验模块 | 第51-52页 |
| ·地址识别模块 | 第52页 |
| ·接收计数模块(rx_cnt) | 第52页 |
| ·接收状态机模块(rx_statem) | 第52-53页 |
| ·MAC状态模块 | 第53-54页 |
| ·MAC控制模块 | 第54-55页 |
| ·发送控制模块 | 第54页 |
| ·接收控制模块 | 第54-55页 |
| ·MII管理模块 | 第55页 |
| ·主机接口模块 | 第55-57页 |
| 第五章 INTERNET接入方案在FPGA上的实现 | 第57-61页 |
| ·系统连接框图 | 第57页 |
| ·实现结果 | 第57-58页 |
| ·仿真测试 | 第58-61页 |
| ·对TCP/IP协议栈的验证 | 第59页 |
| ·对以太网控制器的验证 | 第59-61页 |
| 第六章 结束语 | 第61-63页 |
| 致谢 | 第63-65页 |
| 参考文献 | 第65-67页 |
| 在读期间研究成果 | 第67-68页 |