中频采样数字脉冲压缩实现技术
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-13页 |
| ·课题研究背景及发展现状 | 第8-9页 |
| ·中频采样数字脉冲压缩技术简介 | 第9-12页 |
| ·本文完成的工作 | 第12-13页 |
| 第二章 数字化中频接收及脉冲压缩的理论基础 | 第13-27页 |
| ·信号采样理论 | 第13-16页 |
| ·Nyquist 采样定理 | 第13-14页 |
| ·带通信号采样定理 | 第14-16页 |
| ·数字混频正交变换理论 | 第16-17页 |
| ·DDC 中的滤波和抽取理论 | 第17-21页 |
| ·整数倍抽取和及其多级实现 | 第18-20页 |
| ·多相滤波结构 | 第20-21页 |
| ·LFM 信号和脉冲压缩 | 第21-26页 |
| ·LFM 信号的时域和频域特性 | 第22-23页 |
| ·LFM 信号的脉冲压缩 | 第23-24页 |
| ·距离旁瓣的抑制 | 第24-26页 |
| ·本章小结 | 第26-27页 |
| 第三章 数字化中频接收及脉冲压缩系统方案设计 | 第27-42页 |
| ·系统结构 | 第27-29页 |
| ·A/D 采样率的确定 | 第29-30页 |
| ·DDC 的设计 | 第30-37页 |
| ·NCO 的设计 | 第30-32页 |
| ·多级抽取滤波的设计 | 第32-37页 |
| ·脉冲压缩的设计 | 第37-39页 |
| ·系统方案仿真 | 第39-41页 |
| ·本章小结 | 第41-42页 |
| 第四章 数字化中频接收及脉冲压缩系统的硬件实现 | 第42-56页 |
| ·单元电路的器件选择 | 第42-46页 |
| ·A/D 芯片的选择和应用简介 | 第42-43页 |
| ·FPGA 芯片的选择和简介 | 第43-46页 |
| ·系统模块在FPGA 中的实现 | 第46-53页 |
| ·NCO 和混频的实现 | 第47-49页 |
| ·CIC 的实现 | 第49-50页 |
| ·FIR的实现 | 第50-53页 |
| ·整个系统设计资源占用情况 | 第53页 |
| ·硬件电路设计 | 第53-55页 |
| ·本章小结 | 第55-56页 |
| 第五章 系统测试及结果 | 第56-68页 |
| ·数字中频采样单元测试 | 第56-58页 |
| ·测试条件 | 第56-57页 |
| ·测试结果及分析 | 第57-58页 |
| ·数字中频脉冲压缩系统性能测试 | 第58-67页 |
| ·测试条件 | 第58-59页 |
| ·DDC 动态范围测试 | 第59-63页 |
| ·DDC 有效带宽测试 | 第63-64页 |
| ·DDC 幅度一致性和相位正交性测试 | 第64-66页 |
| ·脉冲压缩性能测试 | 第66-67页 |
| ·本章小结 | 第67-68页 |
| 第六章 全文总结 | 第68-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-72页 |
| 攻硕期间取得的研究成果 | 第72-73页 |
| 附录 | 第73-74页 |