| 摘要 | 第1-9页 |
| ABSTRACT | 第9-10页 |
| 第一章 绪论 | 第10-14页 |
| ·引言 | 第10页 |
| ·小波变换硬件结构的研究现状 | 第10-13页 |
| ·论文框架 | 第13-14页 |
| 第二章 小波变换基本理论及提升算法 | 第14-26页 |
| ·连续小波变换 | 第14-15页 |
| ·离散小波变换 | 第15-16页 |
| ·Mallat 塔式算法及滤波器组 | 第16-18页 |
| ·基于提升算法的小波变换――第二代小波 | 第18-20页 |
| ·提升算法简介 | 第18-19页 |
| ·提升算法的原理 | 第19-20页 |
| ·整数小波变换 | 第20-25页 |
| ·整数小波的构造 | 第20-21页 |
| ·常用的整数小波变换 | 第21-22页 |
| ·整数5/3 小波变换 | 第22-25页 |
| ·本章小结 | 第25-26页 |
| 第三章 整数小波变换VLSI设计中的若干技术问题 | 第26-31页 |
| ·小波系数的动态范围 | 第26页 |
| ·边界延拓 | 第26-27页 |
| ·流水线技术 | 第27-30页 |
| ·流水线的工作原理和表示方法 | 第27-28页 |
| ·流水线设计的概念 | 第28-30页 |
| ·本章小结 | 第30-31页 |
| 第四章 基于提升算法DWT的VLSI结构设计 | 第31-46页 |
| ·一般结构 | 第31-32页 |
| ·效率更高的并行结构 | 第32-34页 |
| ·结构定义 | 第32-34页 |
| ·存储器的组织 | 第34页 |
| ·各运算模块内部的功能 | 第34-41页 |
| ·行预测模块 | 第34-36页 |
| ·行更新模块 | 第36-37页 |
| ·列预测模块 | 第37-38页 |
| ·列更新模块 | 第38-41页 |
| ·多级变换的并行计算 | 第41-43页 |
| ·存储器需求 | 第43-45页 |
| ·单级变换所耗的存储器 | 第43-44页 |
| ·多级变换带来的额外存储量的需求 | 第44页 |
| ·存储控制器和片外存储器的高速缓存 | 第44-45页 |
| ·本章小结 | 第45-46页 |
| 第五章 各运算模块的VLSI实现 | 第46-51页 |
| ·行上的预测 | 第46-47页 |
| ·读取 | 第46-47页 |
| ·计算 | 第47页 |
| ·写入 | 第47页 |
| ·行上的更新 | 第47-48页 |
| ·列上的预测 | 第48页 |
| ·列上的更新 | 第48-49页 |
| ·与其它方案的比较 | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 第六章 结构测试及仿真 | 第51-55页 |
| ·VLSI 结构基于Verilog HDL 的描述 | 第51-52页 |
| ·仿真 | 第52-54页 |
| ·本章小结 | 第54-55页 |
| 结束语 | 第55-56页 |
| 致谢 | 第56-57页 |
| 参考文献表 | 第57-59页 |
| 作者在学期间取得的学术成果 | 第59页 |