基于DSP的图像压缩系统设计与实现
摘要 | 第1-3页 |
ABSTRACT | 第3-8页 |
第一章 绪论 | 第8-13页 |
·本论文研究的背景与意义 | 第8-11页 |
·论文完成的工作 | 第11页 |
·本论文的组织 | 第11-13页 |
第二章 DSP处理器的结构与演化 | 第13-27页 |
·DSP的基本硬件结构特点 | 第13-19页 |
·MAC运算硬件单元 | 第13-14页 |
·流水结构和多执行单元 | 第14-16页 |
·寻址方式 | 第16-17页 |
·存储器和总线结构 | 第17-18页 |
·循环结构 | 第18页 |
·I/O机制 | 第18-19页 |
·C54x系列芯片结构 | 第19页 |
·TMS320VC5416结构 | 第19-23页 |
·TMS320VC5416体系结构 | 第20-21页 |
·TMS320VC5416的总线结构 | 第21页 |
·TMS320VC5416的存储器组织 | 第21-23页 |
·TMS320VC5416的片上外围 | 第23页 |
·DSP发展趋势 | 第23-24页 |
·主流DSP芯片介绍 | 第24-27页 |
第三章 压缩系统硬件设计 | 第27-42页 |
·系统概述 | 第27-28页 |
·图像采集接口电路设计 | 第28-29页 |
·DSP系统电路设计 | 第29-36页 |
·DSP外围时序控制电路的设计 | 第29-30页 |
·存储器配置与扩展 | 第30-33页 |
·监控复位电路设计 | 第33页 |
·电源电路 | 第33-34页 |
·串口电路 | 第34-35页 |
·JTAG口电路 | 第35-36页 |
·液晶显示控制电路 | 第36-38页 |
·DSP应用系统电路设计中应注意的问题 | 第38-40页 |
·电平的兼容性问题 | 第38-39页 |
·电路的时序扩展问题 | 第39页 |
·DSP多余引脚的处理 | 第39-40页 |
·PCB板的布线处理 | 第40页 |
·系统硬件设计小结 | 第40-42页 |
第四章 扩展电路程序设计 | 第42-59页 |
·串口通伯电路程序设计 | 第42-43页 |
·Boot Loader的程序设计与实现 | 第43-53页 |
·MX29LV400B Flash存储器的操作 | 第44-48页 |
·Flash并行自举引导 | 第48-53页 |
·液晶控制板接口设置 | 第53-54页 |
·图像采集电路设置 | 第54页 |
·时序控制电路程序设计 | 第54-58页 |
·存储器时序接口设计 | 第54-56页 |
·输入输出口时序设计 | 第56-58页 |
·接口程序设计分析 | 第58-59页 |
第五章 JPEG压缩算法及DSP实现 | 第59-87页 |
·图像压缩基本原理 | 第59-61页 |
·JPEG图像压缩标准 | 第61-66页 |
·JPEG图像压缩概述 | 第61-63页 |
·JPEG基本系统 | 第63-64页 |
·JPEG算法理论基础 | 第64-66页 |
·JPEG算法的DSP实现 | 第66-80页 |
·颜色空间变换 | 第66-67页 |
·图像分块 | 第67-69页 |
·DCT变换及其优化实现 | 第69-75页 |
·JPEG系数的量化 | 第75-77页 |
·编码的DSP实现 | 第77-80页 |
·输入输出图像数据格式分析 | 第80-81页 |
·实验结果分析 | 第81-85页 |
·混合编程时的注意事项 | 第85-86页 |
·压缩系统算法设计小结 | 第86-87页 |
结论与展望 | 第87-88页 |
附录 | 第88-94页 |
附录1:DSP系统原理图 | 第88-89页 |
附录2:液晶控制板原理图 | 第89-90页 |
附录3:存储器RTL图 | 第90-91页 |
附录4:I/O接口RTL图 | 第91-92页 |
附录5:图像压缩系统硬件实物图 | 第92-93页 |
附录6:CPLD时序电路的顶层原理图 | 第93-94页 |
参考文献 | 第94-98页 |
攻读硕士学位期间发表论文 | 第98-99页 |
致谢 | 第99-100页 |
湖南师范大学学位论文原创性声明 | 第100页 |