| 摘要 | 第1-7页 |
| ABSTRACT | 第7-8页 |
| 第一章 绪论 | 第8-15页 |
| ·移动通信系统的概念与发展 | 第8-11页 |
| ·历史 | 第8-9页 |
| ·现状 | 第9-10页 |
| ·未来 | 第10-11页 |
| ·无线扩频技术的特点 | 第11-12页 |
| ·扩频通信中的关键技术 | 第12-14页 |
| ·论文的研究工作的概述 | 第14页 |
| ·小结 | 第14-15页 |
| 第二章 无线扩频通信系统的基本原理 | 第15-32页 |
| ·扩频通信概述 | 第15-16页 |
| ·直接序列扩频 | 第16-27页 |
| ·扩频序列编码 | 第16-24页 |
| ·直接序列扩频(DS-SS) | 第24-26页 |
| ·同步与解扩 | 第26-27页 |
| ·调制与解调 | 第27-28页 |
| ·编码与解码 | 第28-30页 |
| ·卷积码的结构 | 第28-29页 |
| ·Viterbi 译码 | 第29-30页 |
| ·分集技术与Rake 接收 | 第30-31页 |
| ·小结 | 第31-32页 |
| 第三章 FPGA 技术介绍 | 第32-42页 |
| ·FPGA 简介 | 第32页 |
| ·FPGA 的结构及适用范围 | 第32-34页 |
| ·FPGA 的结构原理 | 第32页 |
| ·FPGA 的优势 | 第32-34页 |
| ·XILINX VIRTEX FPGA 器件介绍 | 第34页 |
| ·FPGA 的设计流程 | 第34-35页 |
| ·基于FPGA 的Verilog HDL 设计技术 | 第35-38页 |
| ·简介 | 第35-37页 |
| ·Verilog HDL 和VHDL 的比较 | 第37-38页 |
| ·Verilog HDL 语言的特点 | 第38页 |
| ·Verilog HDL 设计流程和方法 | 第38-41页 |
| ·自顶向下(Top-Down)设计的概念 | 第38页 |
| ·Verilog HDL 设计流程 | 第38-39页 |
| ·基本设计原则和方法 | 第39-41页 |
| ·小结 | 第41-42页 |
| 第四章 无线扩频通信系统中分集技术和RAKE 接收技术的研究 | 第42-64页 |
| ·信道 | 第42-50页 |
| ·无线移动信道的概述 | 第42-43页 |
| ·多径衰落信道的特性 | 第43-49页 |
| ·频率选择性慢衰落信道 | 第49-50页 |
| ·分集与合并技术 | 第50-54页 |
| ·分集技术介绍 | 第50-52页 |
| ·分集合并技术 | 第52-54页 |
| ·Rake 接收技术 | 第54-58页 |
| ·信道参数估计 | 第58-63页 |
| ·线性内插信道估计 | 第59页 |
| ·基于最小二乘的二次曲线内插信道估计方法 | 第59-60页 |
| ·加权平均的信道估计 | 第60-61页 |
| ·仿真结果 | 第61-63页 |
| ·小结 | 第63-64页 |
| 第五章 RAKE 接收机的硬件实现 | 第64-73页 |
| ·芯片介绍 | 第64页 |
| ·基带部分的硬件实现 | 第64-66页 |
| ·设计指标 | 第64-65页 |
| ·发射子系统 | 第65-66页 |
| ·接收子系统 | 第66页 |
| ·Rake 接收机的硬件实现 | 第66-72页 |
| ·接收机的总体设计 | 第67页 |
| ·接收机的分模块设计 | 第67-68页 |
| ·Rake 接收机的FPGA 实现方案 | 第68-72页 |
| ·小结 | 第72-73页 |
| 第六章 结束语 | 第73-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-76页 |