QPSK基带通信设计及其FPGA实现的研究
| 1 绪论 | 第1-10页 |
| ·研究背景 | 第7-8页 |
| ·国内外研究状况及趋势 | 第8-9页 |
| ·论文的主要工作 | 第9-10页 |
| 2 现代通信技术简介 | 第10-15页 |
| ·常用数字调制方式的比较 | 第10-11页 |
| ·通信传输系统简介 | 第11-14页 |
| ·本章小结 | 第14-15页 |
| 3 QPSK系统仿真及算法研究 | 第15-24页 |
| ·正交调制解调框图 | 第15-18页 |
| ·QPSK信号简介 | 第15-17页 |
| ·QPSK的调制框图 | 第17页 |
| ·QPSK的解调框图 | 第17-18页 |
| ·SYSTEMVIEW系统仿真 | 第18-22页 |
| ·系统仿真图 | 第18-20页 |
| ·主要信号波形 | 第20-22页 |
| ·选定芯片的系统图 | 第22-24页 |
| 4 FPGA调制解调核心设计与仿真 | 第24-41页 |
| ·硬件可编程器件的设计流程简介 | 第24-27页 |
| ·ASIC/CPLD/FPGA的简介 | 第24-25页 |
| ·利用VHDL开发FPGA的设计流程 | 第25-27页 |
| ·FPGA实现的算法研究 | 第27-31页 |
| ·数字调制实现 | 第27-28页 |
| ·数字解调实现 | 第28-31页 |
| ·实现算法及判决门限 | 第28-30页 |
| ·算法实现框图 | 第30-31页 |
| ·调制解调器件的FPGA核心部件设计 | 第31-40页 |
| ·调制部件的VHDL设计与仿真 | 第31-35页 |
| ·成形滤波器的设计 | 第31-33页 |
| ·调制部件的数据处理 | 第33-34页 |
| ·程序的调试 | 第34-35页 |
| ·解调部件的VHDL设计与仿真 | 第35-37页 |
| ·解调程序生成模块 | 第35-36页 |
| ·波形的仿真 | 第36-37页 |
| ·系统时钟部件的设计与仿真 | 第37-39页 |
| ·部件的功能简介 | 第37-38页 |
| ·部件的功能仿真 | 第38-39页 |
| ·其它部件的设计 | 第39-40页 |
| ·核心芯片设计总结 | 第40-41页 |
| 5 硬件电路的仿真与设计 | 第41-55页 |
| ·FPGA芯片的设计与配置 | 第41-42页 |
| ·DA芯片的设计 | 第42-46页 |
| ·芯片的简单介绍 | 第42-43页 |
| ·芯片工作模式的选择 | 第43页 |
| ·DA接口电路的设计与仿真 | 第43-46页 |
| ·AD芯片的设计 | 第46-49页 |
| ·芯片的简单介绍 | 第46-47页 |
| ·AD芯片的工作时序和模式 | 第47-49页 |
| ·正交调制芯片的设计 | 第49-51页 |
| ·芯片的简单介绍 | 第49-50页 |
| ·分单元电路的设计 | 第50-51页 |
| ·其它电路的设计 | 第51-52页 |
| ·硬件电路的调试与分析 | 第52-55页 |
| 结束语 | 第55-56页 |
| 致谢 | 第56-57页 |
| 参考文献 | 第57-60页 |
| 附录 | 第60-62页 |