摘要 | 第1-6页 |
Abstract | 第6-10页 |
1 绪论 | 第10-13页 |
1.1 课题的提出与意义 | 第10-11页 |
1.2 课题的发展前景 | 第11页 |
1.3 论文的主要研究内容和章节安排 | 第11-12页 |
1.4 本文所要达到的指标 | 第12-13页 |
2 系统总体硬件设计 | 第13-16页 |
2.1 系统的总体结构框图 | 第13-14页 |
2.2 系统的工作原理 | 第14-15页 |
2.3 小结 | 第15-16页 |
3 视频输入处理电路设计 | 第16-28页 |
3.1 图像传感器 | 第16-17页 |
3.2 视频处理电路设计 | 第17-27页 |
3.2.1 视频解码器 SAA7113的结构原理 | 第17-21页 |
3.2.2 视频处理电路设计 | 第21-22页 |
3.2.3 视频解码器的初始化程序设计 | 第22-27页 |
3.3 小结 | 第27-28页 |
4 DSP处理电路设计 | 第28-42页 |
4.1 DSP芯片的选择 | 第28-30页 |
4.2 DSP处理电路的设计 | 第30-35页 |
4.2.1 DSP外围电路的设计 | 第31-32页 |
4.2.2 DSP存储空间设计 | 第32-35页 |
4.3 VC5410 Bootloader程序设计 | 第35-41页 |
4.3.1 VC5410的 Bootloader模式 | 第35-37页 |
4.3.2 VC5410并口Bootloader模式 | 第37-38页 |
4.3.3 FLASH现场编程 | 第38-41页 |
4.4 小结 | 第41-42页 |
5 DSP图像采集电路设计 | 第42-47页 |
5.1 FIFO的选择 | 第42-43页 |
5.2 DSP图像采集设计 | 第43-46页 |
5.3 小结 | 第46-47页 |
6 系统全局逻辑设计 | 第47-56页 |
6.1 可编程逻辑器件的选择 | 第47-50页 |
6.2 系统全局逻辑设计 | 第50-54页 |
6.2.1 系统片选模块的设计 | 第50-51页 |
6.2.2 系统读写逻辑的设计 | 第51-52页 |
6.2.3 图像采集模块的设计 | 第52-54页 |
6.3 系统全局逻辑控制功能模块 | 第54-55页 |
6.4 小结 | 第55-56页 |
7 DSP与PC机的异步串口通信 | 第56-63页 |
7.1 DSP与 PC串行通信的几种方式 | 第56-57页 |
7.2 利用 TL16C550实现 DSP与PC机之间的通信 | 第57-62页 |
7.2.1 TL16C550的组成及功能 | 第57-58页 |
7.2.2 TL16C550的内部寄存器 | 第58-60页 |
7.2.3 DSP与 PC之间异步串口通信硬件电路 | 第60-61页 |
7.2.4 TL16C550的编程 | 第61-62页 |
7.3 小结 | 第62-63页 |
8 系统软件设计 | 第63-68页 |
8.1 系统软件设计 | 第63-67页 |
8.2 小结 | 第67-68页 |
9 系统 PCB板制作与系统调试 | 第68-72页 |
9.1 DSP硬件设计及系统PCB的制作 | 第68-69页 |
9.2 系统调试 | 第69-71页 |
9.2.1 视频输入处理电路的调试 | 第69-70页 |
9.2.2 图像采集电路的调试 | 第70页 |
9.2.3 号码识别算法的调试 | 第70-71页 |
9.3 小结 | 第71-72页 |
结论 | 第72-73页 |
参考文献 | 第73-76页 |
在学研究成果 | 第76-77页 |
致谢 | 第77页 |