CDMA基站系统中网络接口模块的研究
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-8页 |
第一章 绪论 | 第8-13页 |
·课题背景及来源 | 第8-10页 |
·论文研究的内存及意义 | 第10-11页 |
·设计思路及实现手段 | 第11页 |
·结构安排 | 第11-13页 |
第二章 网络接口模块系统分析与实现 | 第13-29页 |
·网络接口模块应用环境 | 第13-14页 |
·网络接口模块的备份机制及需求分析 | 第14-15页 |
·网络接口模块系统划分 | 第15-20页 |
·系统分析思想 | 第16-18页 |
·软硬件协同设计方法 | 第18-19页 |
·网络接口模块系统设计思想 | 第19-20页 |
·网络接口模块中部分子模块设计 | 第20-21页 |
·单片机系统及单片机软件 | 第21-29页 |
·单片机子系统 | 第21-22页 |
·单片机软什综述 | 第22-23页 |
·单片机软件主要子模块设计 | 第23-29页 |
第三章 网络接口模块逻辑设计 | 第29-60页 |
·逻辑设计总体思想 | 第29-31页 |
·逻辑下载方式选择 | 第31-33页 |
·FPGA的TOPDOWN设计方法 | 第33-35页 |
·FPGA设计实现 | 第35-51页 |
·FPGA模块划分思想 | 第35页 |
·设计模块细化思想 | 第35-36页 |
·FPGA芯片选择 | 第36-37页 |
·发送逻辑设计 | 第37-49页 |
·发送逻辑子模块的划分思想 | 第37-39页 |
·DIS模块 | 第39页 |
·DISDP与TRDP模块的参数设计与实现 | 第39-40页 |
·TR模块的层次化设计与实现 | 第40-41页 |
·调度逻辑 | 第41-46页 |
·单片机接口 | 第46-47页 |
·模块时钟设计 | 第47页 |
·CRC校验算法 | 第47-48页 |
·统计功能的实现思想 | 第48-49页 |
·接收逻辑设计 | 第49-51页 |
·接收逻辑模块划分总体介绍 | 第49-50页 |
·CO逻辑设计介绍 | 第50页 |
·RE逻辑设计 | 第50页 |
·CODP和REDP设计 | 第50-51页 |
·调度逻辑 | 第51页 |
·单片机接口 | 第51页 |
·主控逻辑设计介绍 | 第51-57页 |
·使能逻辑 | 第51-52页 |
·复位逻辑设计讨论 | 第52-54页 |
·系统工作时钟与下发时钟的检测 | 第54-55页 |
·I/O接口及标志、状态寄存器 | 第55-56页 |
·单片机片外数据存储空间的片选 | 第56页 |
·网络接口模块逻辑地址的配置 | 第56-57页 |
·仿真验证 | 第57-60页 |
·大容量存储单元仿真模型的构造 | 第58页 |
·利用器件模型进行仿真 | 第58-59页 |
·仿真时候的初始化问题 | 第59-60页 |
第四章 网络接口模块逻辑调试与验证 | 第60-66页 |
·FPGA逻辑下载模块调试 | 第60页 |
·逻辑片外数据存储器的调试 | 第60-61页 |
·FPGA逻辑功能调试 | 第61-65页 |
·典型问题1 | 第61页 |
·典型问题2 | 第61-63页 |
·典型问题3 | 第63-64页 |
·完备性测试 | 第64-65页 |
·设计经验教训 | 第65-66页 |
第五章 结束语 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-70页 |