首页--工业技术论文--无线电电子学、电信技术论文--电子对抗(干扰及抗干扰)论文

扩频自适应阵抗干扰通信技术研究

摘要第1-10页
ABSTRACT第10-11页
第一章 绪论第11-20页
 §1.1 课题研究的背景第11-12页
 §1.2 论文的主要研究内容第12页
 §1.3 自适应阵的原理第12-14页
 §1.4 直扩系统原理第14-16页
  1.4.1 直扩系统模型第14-15页
  1.4.2 m序列的自相关函数第15-16页
  1.4.3 扩频码的捕获和跟踪第16页
 §1.5 总体方案设计第16-20页
第二章 抗干扰通信系统中的A/D技术第20-25页
 §2.1 采样的位置第20-21页
 §2.2 采样的精度第21页
 §2.3 采样的速度第21-24页
  2.3.1 带通采样定理第22-23页
  2.3.2 选定最优采样频率第23-24页
 §2.4 器件的选择第24-25页
第三章 数字下变频和上变频设计第25-37页
 §3.1 数字下变频设计目标第25页
 §3.2 器件的选择第25-26页
 §3.3 数字混频第26-28页
 §3.4 多速率信号处理第28-29页
 §3.5 FIR滤波器的多相实现第29-34页
  3.5.1 AD6635中RCF的结构第29-30页
  3.5.2 AD6635中FIR滤波器的多相实现第30-34页
 §3.6 数字上变频设计第34-37页
  3.6.1 数字上变频的设计目标第34页
  3.6.2 数字上变频的器件选择第34-35页
  3.6.3 数字上变频器件AD9857的参数设计第35-37页
第四章 用于自适应波束成型的自适应算法第37-48页
 §4.1 阵列天线响应第37-38页
 §4.2 自适应算法第38-48页
  4.2.1 LMS算法及其改进型第38-42页
  4.2.2 算法所需的参考信号第42-43页
  4.2.3 算法性能仿真第43-48页
第五章 算法的FPGA实现第48-61页
 §5.1 算法的运算量分析第48-49页
 §5.2 算法的并行性设计第49-50页
 §5.3 FPGA器件简介第50-54页
  5.3.1 FPGA技术简介第50-52页
  5.3.2 FPGA设计流程第52-53页
  5.3.3 XilinX ISE(Integrated Synthesis Environment)简介第53-54页
 §5.4 FPGA中数学运算单元设计第54-58页
  5.4.1 快速乘法器的设计第54-58页
  5.4.2 快速除法器的设计第58页
 §5.5 算法的FPGA原理图第58-61页
第六章 结束语第61-62页
 §6.1 结论第61页
 §6.2 下一步的研究工作第61-62页
致谢第62-63页
参考文献第63-65页
作者攻读硕士期间发表论文情况第65页

论文共65页,点击 下载论文
上一篇:中小学学生伤害事故的现状、问题及其对策
下一篇:人民币汇率变动的统计分析与政策选择