摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-19页 |
·研究背景 | 第12-15页 |
·高能粒子来源 | 第12-14页 |
·噪声来源 | 第14页 |
·故障种类 | 第14-15页 |
·国内外研究现状和发展趋势 | 第15-17页 |
·本文研究内容 | 第17-18页 |
·微处理器可靠性设计技术研究 | 第17-18页 |
·高可靠8051 芯片中ALU 和系统管理单元的设计、实现与测试 | 第18页 |
·论文结构 | 第18-19页 |
第二章 可靠性设计关键技术研究 | 第19-31页 |
·可靠性设计关键技术概述 | 第19-20页 |
·三模冗余技术 | 第20-21页 |
·时空三模冗余技术 | 第21-24页 |
·Berger 码检测技术 | 第24页 |
·EDAC 技术 | 第24-27页 |
·看门狗处理器技术 | 第27-30页 |
·数据检测 | 第28页 |
·控制流检测 | 第28-29页 |
·特殊功能寄存器SFR 的保存与恢复 | 第29-30页 |
·可靠的有限状态机技术 | 第30-31页 |
第三章 算术逻辑运算单元的可靠性设计与实现 | 第31-46页 |
·YH8051 系统概述 | 第31页 |
·YH8051 的体系结构 | 第31-38页 |
·YH8051 的系统模块框图 | 第31-35页 |
·YH8051 的存储系统设计 | 第35-36页 |
·YH8051 的特殊功能寄存器 | 第36-37页 |
·YH8051 的指令集和指令时序 | 第37-38页 |
·算术逻辑运算单元ALU | 第38-40页 |
·模块功能 | 第38页 |
·模块结构 | 第38-40页 |
·模块的特殊功能寄存器 | 第40页 |
·可靠性ALU 的设计与实现 | 第40-43页 |
·Berger 码概述 | 第41-42页 |
·模块的可靠性实现 | 第42-43页 |
·BCP 电路的功能测试 | 第43-46页 |
第四章 系统管理单元的可靠性设计与实现 | 第46-58页 |
·YH8051 中的系统管理模块介绍 | 第46-51页 |
·PMU 功耗管理单元 | 第46页 |
·ISR 中断管理单元 | 第46-49页 |
·TIMER 定时器/计数器单元 | 第49-50页 |
·WATCHDOG 看门狗 | 第50-51页 |
·可靠性系统管理单元的设计与实现 | 第51-56页 |
·可靠性PMU 的设计与实现 | 第51-52页 |
·可靠性ISR 的设计、实现 | 第52-53页 |
·可靠性Timer 的设计、实现 | 第53-55页 |
·可靠性Watchdog 的设计、实现 | 第55-56页 |
·单元的功能测试 | 第56-58页 |
第五章 可靠性测试与分析 | 第58-68页 |
·测试的前提条件 | 第58-59页 |
·测试内容 | 第59-60页 |
·ALU 模块的测试内容 | 第60页 |
·系统管理单元的测试内容 | 第60页 |
·ALU 模块的测试结果 | 第60-62页 |
·测试结果 | 第60-62页 |
·结果分析 | 第62页 |
·系统管理单元的测试结果 | 第62-67页 |
·ISR 模块测试结果 | 第62-64页 |
·PMU 模块测试结果 | 第64-66页 |
·结果分析 | 第66-67页 |
·小结 | 第67-68页 |
第六章 结束语 | 第68-69页 |
·工作总结 | 第68页 |
·工作展望 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-73页 |
作者在学期间取得的学术成果 | 第73页 |