12位高速高精度流水线ADC的设计
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第一章 绪论 | 第9-12页 |
| ·模数转换器的研究现状 | 第10-11页 |
| ·课题提出 | 第11页 |
| ·课题研究内容 | 第11-12页 |
| 第二章 流水线ADC工作原理及系统设计 | 第12-25页 |
| ·流水线ADC结构 | 第12-13页 |
| ·数字纠错原理 | 第13-15页 |
| ·ADC静态参数和动态参数定义 | 第15-20页 |
| ·静态参数 | 第16-19页 |
| ·动态参数 | 第19-20页 |
| ·ADC总体结构 | 第20-21页 |
| ·ADC系统仿真 | 第21-24页 |
| ·本章小结 | 第24-25页 |
| 第三章 电路设计及仿真 | 第25-59页 |
| ·动态比较器 | 第25-29页 |
| ·1.5 位动态比较器 | 第26-27页 |
| ·子ADC电路设计及仿真 | 第27-29页 |
| ·CMOS运算放大器设计 | 第29-39页 |
| ·CMOS运放的结构选择与设计 | 第32-34页 |
| ·CMOS运算放大器的电路分析 | 第34-36页 |
| ·开关电容共模反馈电路 | 第36-37页 |
| ·运算放大器的仿真 | 第37-39页 |
| ·MDAC电路设计 | 第39-50页 |
| ·开关电路的设计 | 第42-44页 |
| ·子DAC电路 | 第44-45页 |
| ·前10级MDAC电路 | 第45-48页 |
| ·第11级2位ADC电路 | 第48-50页 |
| ·时钟电路设计 | 第50-51页 |
| ·带隙基准电路设计 | 第51-53页 |
| ·数字纠错电路设计 | 第53-57页 |
| ·总体电路仿真与结果分析 | 第57-58页 |
| ·本章小结 | 第58-59页 |
| 第四章 ADC版图设计 | 第59-64页 |
| ·工艺实现 | 第59页 |
| ·整体布局考虑 | 第59页 |
| ·MOS管的匹配考虑 | 第59-61页 |
| ·电容的匹配考虑 | 第61页 |
| ·电阻的匹配考虑 | 第61-62页 |
| ·总体版图设计 | 第62-63页 |
| ·本章小结 | 第63-64页 |
| 第五章 结论 | 第64-65页 |
| 参考文献 | 第65-68页 |
| 附录A 12位流水线ADC电路原理图 | 第68-72页 |
| 在学研究成果 | 第72-73页 |
| 致谢 | 第73页 |