基于DSP的HFC反向通道噪声监控系统的设计及实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-12页 |
| ·课题背景 | 第7页 |
| ·研究现状 | 第7-9页 |
| ·课题目标 | 第9-11页 |
| ·作者的主要工作 | 第11-12页 |
| 第二章 信号调理与A/D 采样电路设计及实现 | 第12-20页 |
| ·A/D 采样电路 | 第12-15页 |
| ·ADC 芯片选择 | 第12-13页 |
| ·A/D 采样电路设计及实现 | 第13-15页 |
| ·信号调理电路 | 第15-18页 |
| ·多路信号选择 | 第16页 |
| ·电调衰减 | 第16-17页 |
| ·两级放大 | 第17页 |
| ·滤波 | 第17-18页 |
| ·本章小结 | 第18-20页 |
| 第三章 FPGA 控制电路设计及实现 | 第20-28页 |
| ·FPGA 及其开发工具 | 第20-21页 |
| ·Lattice ECP2 系列FPGA | 第20-21页 |
| ·FPGA 开发工具ispLEVER | 第21页 |
| ·功能描述 | 第21-22页 |
| ·各子模块的逻辑实现 | 第22-27页 |
| ·时钟管理模块(PLL) | 第22-24页 |
| ·数据缓冲模块(FIFO) | 第24-27页 |
| ·本章小结 | 第27-28页 |
| 第四章 DSP 数据处理电路设计及实现 | 第28-42页 |
| ·TMS320C67138 概述 | 第28-32页 |
| ·C67138 功能模块 | 第28-32页 |
| ·DSP 数据处理板卡 | 第32-41页 |
| ·外部存储器模块 | 第32-38页 |
| ·电源模块、时钟模块和JTAG 模块 | 第38-41页 |
| ·本章小结 | 第41-42页 |
| 第五章 ARM 数据通信电路设计及实现 | 第42-51页 |
| ·S3C45108 的体系结构和工作原理 | 第42-45页 |
| ·S3C45108 的体系结构 | 第42-43页 |
| ·S3C45108 的工作原理 | 第43-45页 |
| ·ARM 与外部存储器的接口 | 第45-47页 |
| ·ARM 的以太网通信接口(TCP/IP) | 第47-49页 |
| ·ARM 与DSP 的接口(HPI) | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 第六章 噪声抑制系统设计及实现 | 第51-56页 |
| ·HFC 网噪声漏斗效应 | 第51页 |
| ·噪声抑制系统 | 第51-55页 |
| ·方案设计 | 第51-52页 |
| ·DIB 开关 | 第52-54页 |
| ·DIB 开关控制器 | 第54页 |
| ·多用户终端的解决方案 | 第54-55页 |
| ·噪声抑制系统实际效果 | 第55页 |
| ·本章小结 | 第55-56页 |
| 第七章 总结和展望 | 第56-57页 |
| ·总结 | 第56页 |
| ·展望 | 第56-57页 |
| 致谢 | 第57-58页 |
| 参考文献 | 第58-61页 |
| 附录1:作者在攻读硕士学位期间发表的论文 | 第61-62页 |
| 附录2:系统外观图 | 第62-63页 |
| 附录3:硬件板卡图 | 第63页 |