| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-13页 |
| ·课题提出 | 第8页 |
| ·数字视频编码发展历程 | 第8-11页 |
| ·编码方法的发展 | 第8-10页 |
| ·视频编码标准的发展 | 第10-11页 |
| ·视频编码器研究现状 | 第11页 |
| ·研究的内容 | 第11-12页 |
| ·论文的结构安排 | 第12-13页 |
| 第二章 MPEG-4视频编码技术和双核DSP561开发基础 | 第13-23页 |
| ·MPGE-4标准开发基础 | 第13-17页 |
| ·发展简况 | 第13-14页 |
| ·MPEG-4的核心思想 | 第14-15页 |
| ·MPEG-4的框架及应用场合 | 第15-16页 |
| ·MPEG-4 SP框架的关键技术分析 | 第16-17页 |
| ·双核 BF561性能分析 | 第17-22页 |
| ·BF561整体结构 | 第18页 |
| ·BF561的存储结构 | 第18-20页 |
| ·指令和流水线结构 | 第20页 |
| ·DMA管理结构 | 第20-21页 |
| ·动态功率管理结构 | 第21页 |
| ·选用 BF561的依据 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第三章 关键算法研究与改进 | 第23-36页 |
| ·DCT算法 | 第23-27页 |
| ·DCT算法理论基础 | 第24-25页 |
| ·DCT算法的改进 | 第25-27页 |
| ·运动估计算法的改进 | 第27-34页 |
| ·运动估计和运动补偿的基本原理 | 第27-28页 |
| ·常用的搜索算法分析 | 第28-30页 |
| ·运动估计算法的改进 | 第30-34页 |
| ·改进运动估计算法的试验验证 | 第34页 |
| ·本章小结 | 第34-36页 |
| 第四章 MPEG-4视频编码系统在 DSP上的实现 | 第36-46页 |
| ·集成调试环境 Visual DSP 4.5++ | 第36页 |
| ·MPEG-4 SP编码框架概述 | 第36-37页 |
| ·MPEG-4 SP编码系统整体设计 | 第37-39页 |
| ·软件移植 | 第39-40页 |
| ·双核 DSP宏块层并行结构设计 | 第40-44页 |
| ·视频编码算法的并行性分析 | 第40-42页 |
| ·BF561并行性算法结构设计 | 第42-44页 |
| ·并行编码存在问题的解决方法 | 第44页 |
| ·本章小结 | 第44-46页 |
| 第五章 编码器的优化 | 第46-58页 |
| ·总体优化方案 | 第46-47页 |
| ·编译器优化 | 第47页 |
| ·存储器分配 | 第47-50页 |
| ·BF561存储器的特点 | 第47-48页 |
| ·存储器分配方案设计 | 第48-50页 |
| ·DMA控制方案设计 | 第50-51页 |
| ·C语言级优化策略 | 第51-54页 |
| ·分支 | 第51-52页 |
| ·循环 | 第52-53页 |
| ·选用正确的数据类型 | 第53页 |
| ·其它 | 第53-54页 |
| ·汇编级优化 | 第54-56页 |
| ·优化效果测试 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第六章 总结与展望 | 第58-60页 |
| ·本文的总结 | 第58-59页 |
| ·展望 | 第59-60页 |
| 参考文献 | 第60-64页 |
| 致谢 | 第64-65页 |
| 攻读学位期间主要研究成果 | 第65页 |