飞行目标速度测量雷达信号采集与实时处理系统的设计与实现
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-8页 |
1 绪论 | 第8-11页 |
·ARM与FPGA概述 | 第8-9页 |
·课题研究的目的和意义 | 第9页 |
·课题主要完成的工作 | 第9-10页 |
·论文结构 | 第10-11页 |
2 系统构建 | 第11-17页 |
·多普勒雷达工作原理 | 第11-12页 |
·多普勒雷达结构 | 第11页 |
·多普勒雷达测速原理 | 第11-12页 |
·系统主要指标 | 第12页 |
·系统的硬件结构 | 第12-15页 |
·系统的硬件总体架构 | 第12-13页 |
·嵌入式微处理器的选择 | 第13-14页 |
·FPGA的芯片选择 | 第14-15页 |
·系统的软件结构 | 第15-17页 |
·嵌入式操作系统的选择 | 第15-16页 |
·系统软件总体架构 | 第16-17页 |
3 系统硬件电路的设计与实现 | 第17-30页 |
·系统硬件平台简介 | 第17页 |
·电源模块电路 | 第17-19页 |
·ARM处理器的电源设计 | 第17-18页 |
·FPGA的电源设计 | 第18-19页 |
·数据采集模块 | 第19-21页 |
·信号调理电路 | 第19-20页 |
·模数转换电路(ADC) | 第20-21页 |
·ARM处理器及其外围电路 | 第21-25页 |
·PXA270核心总线 | 第21-22页 |
·PXA270处理器与FPGA的接口设计 | 第22-23页 |
·复位电路 | 第23页 |
·SDRAM接口电路 | 第23-24页 |
·FLASH接口电路 | 第24-25页 |
·USB接口电路 | 第25页 |
·FPGA外围电路 | 第25-27页 |
·FPGA的时钟电路 | 第26页 |
·JTAG调试接口电路 | 第26页 |
·FPGA配置芯片电路 | 第26-27页 |
·通信接口模块 | 第27-29页 |
·以太网接口电路 | 第27-28页 |
·串口接口电路 | 第28-29页 |
·本章小结 | 第29-30页 |
4 数字信号处理的FPGA实现 | 第30-43页 |
·FPGA功能模块架构的设计 | 第30页 |
·时钟模块 | 第30-31页 |
·AD控制模块 | 第31-33页 |
·乒乓FIFO模块 | 第33-35页 |
·FIFO简介 | 第33-34页 |
·乒乓FIFO模块的FPGA实现 | 第34-35页 |
·FFT模块设计 | 第35-38页 |
·FFT算法简介 | 第35-36页 |
·FFT模块的FPGA实现 | 第36-38页 |
·FPGA与ARM接口模块 | 第38-40页 |
·总线控制模块 | 第38页 |
·地址译码模块 | 第38-39页 |
·片内缓存模块 | 第39-40页 |
·FPGA设计结果分析 | 第40-42页 |
·本章小结 | 第42-43页 |
5 基于LINUX的系统软件设计与实现 | 第43-58页 |
·嵌入式系统的开发环境建立 | 第43-44页 |
·嵌入式LINUX的移植 | 第44-47页 |
·Boot Loader的移植 | 第44-45页 |
·Linux内核的移植 | 第45-47页 |
·文件系统JFFS2的制作 | 第47页 |
·FPGA设备驱动程序的设计 | 第47-53页 |
·驱动功能与程序结构 | 第48-50页 |
·中断处理的实现 | 第50-52页 |
·内存管理与DMA编程 | 第52-53页 |
·应用程序设计 | 第53-57页 |
·多线程的任务划分 | 第53-54页 |
·串口通信程序设计 | 第54-55页 |
·网络通信程序设计 | 第55-56页 |
·拟合外推初速程序设计 | 第56-57页 |
·本章小结 | 第57-58页 |
6 系统测试与误差分析 | 第58-64页 |
·系统测试 | 第58-60页 |
·系统硬件平台 | 第58页 |
·软件调试流程 | 第58-59页 |
·测试结果 | 第59-60页 |
·误差分析 | 第60-63页 |
·系统误差 | 第60-62页 |
·随机误差 | 第62-63页 |
·本章小结 | 第63-64页 |
7 总结与展望 | 第64-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-67页 |