基于FPGA和CPCI的中频波形显示控制技术研究
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-11页 |
·研究背景和意义 | 第9-10页 |
·论文的主要工作 | 第10页 |
·论文的结构安排 | 第10-11页 |
第二章 系统总体方案设计 | 第11-15页 |
·系统功能指标要求 | 第11页 |
·系统设计 | 第11-13页 |
·数据处理及波形显示控制工作原理 | 第13-15页 |
第三章 硬件设计 | 第15-45页 |
·外部存储模块设计 | 第15-26页 |
·SRAM模块设计 | 第15-17页 |
·SRAM芯片的选择 | 第15-17页 |
·SRAM的电路设计 | 第17页 |
·DDR2 SDRAM模块设计 | 第17-26页 |
·DDR2 SDRAM技术规范 | 第18-22页 |
·DDR2 SDRAM内存条的选择 | 第22-25页 |
·DDR2 SDRAM的电路设计 | 第25-26页 |
·CPCI总线接口设计 | 第26-30页 |
·CPCI技术规范 | 第26-28页 |
·CPCI总线设计 | 第28-30页 |
·单端LVTTL和差分LVDS33电平转换设计 | 第30页 |
·FPGA模块 | 第30-35页 |
·XC5VLX30T芯片介绍 | 第31-32页 |
·FPGA配置电路 | 第32-35页 |
·FPGA配置模式电路设计 | 第33-34页 |
·FPGA配置流程 | 第34-35页 |
·供电电源设计 | 第35-39页 |
·DDR2电源设计要求 | 第36-37页 |
·系统电源设计 | 第37-39页 |
·PCB设计 | 第39-45页 |
·FPGA的引脚分配 | 第39-40页 |
·DDR2 SDRAM的布线规则 | 第40-43页 |
·其它设计考虑 | 第43-45页 |
第四章 基于Xilinx的ISE逻辑设计 | 第45-62页 |
·DDR2 SDRAM的控制器设计 | 第45-51页 |
·用MIG2.2生成DDR2控制器 | 第45-47页 |
·顶层文件编写及封装 | 第47-50页 |
·约束文件的编写 | 第50-51页 |
·CPCI接口控制器设计 | 第51-55页 |
·中频数据处理 | 第55-57页 |
·数据解串 | 第55-56页 |
·计算中频数据的幅值 | 第56-57页 |
·波形显示控制的实现 | 第57-62页 |
·波形的放大缩小 | 第57-58页 |
·波形的暂停 | 第58页 |
·波形的左右移 | 第58-59页 |
·波形滚动 | 第59-62页 |
第五章 系统软件设计 | 第62-66页 |
·CPCI总线驱动程序开发 | 第62-63页 |
·用户测试界面设计 | 第63-66页 |
第六章 系统调试及测试结果分析 | 第66-74页 |
·中频波形显示控制系统的实现及调试环境 | 第66-67页 |
·系统的调试过程 | 第67-73页 |
·大容量DDR2 SDRAM读写控制调试 | 第67-68页 |
·CPCI接口PCI读写控制调试 | 第68-71页 |
·板卡之间接口调试 | 第71-72页 |
·波形显示控制调试 | 第72-73页 |
·系统调试问题总结 | 第73-74页 |
第七章 总结与展望 | 第74-76页 |
·全文总结 | 第74页 |
·课题展望 | 第74-76页 |
致谢 | 第76-77页 |
参考文献 | 第77-78页 |