摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·研究背景及其意义 | 第7页 |
·ADC 的研究动态及其发展趋势 | 第7-8页 |
·本论文的主要工作及内容安排 | 第8-11页 |
第二章 流水线ADC 的性能参数、工作原理及误差分析 | 第11-27页 |
·流水线ADC 的参数指标 | 第11-14页 |
·静态参数 | 第11-12页 |
·动态参数 | 第12-14页 |
·流水线ADC 的工作原理及整体结构 | 第14-17页 |
·流水线ADC 的工作原理 | 第14-15页 |
·1.5bit/stage 流水线式ADC 的工作原理 | 第15-17页 |
·流水线ADC 的系统误差分析及校正技术 | 第17-25页 |
·热噪声 | 第18-19页 |
·电荷注入及时钟馈通效应 | 第19-20页 |
·运放的增益误差与非线性误差 | 第20-22页 |
·比较器失调 | 第22页 |
·数字校正技术(比较器误差校正) | 第22-25页 |
·小结 | 第25-27页 |
第三章 电路模块设计及仿真 | 第27-65页 |
·系统时钟产生电路 | 第27-30页 |
·两相非交叠时钟电路设计 | 第27-28页 |
·电路仿真结果 | 第28-30页 |
·采样保持电路 | 第30-46页 |
·采样保持电路结构 | 第30-32页 |
·采样保持开关 | 第32-36页 |
·采样保持电容考虑 | 第36-37页 |
·采样保持运算放大器 | 第37-44页 |
·采样保持电路仿真结果 | 第44-46页 |
·子转换级电路 | 第46-56页 |
·比较器的分析与设计 | 第46-50页 |
·Sub ADC 电路的设计 | 第50-51页 |
·Sub DAC 电路的设计 | 第51-52页 |
·1.5bit 子转换级电路仿真 | 第52-54页 |
·最后一级子转换电路 | 第54-56页 |
·参考电压产生电路与偏置电路 | 第56-61页 |
·带隙基准电路 | 第56-59页 |
·参考电压产生电路 | 第59-60页 |
·偏置电路 | 第60-61页 |
·数字电路设计 | 第61-64页 |
·延时对准电路 | 第61-63页 |
·数字校正电路 | 第63-64页 |
·小结 | 第64-65页 |
第四章 版图设计 | 第65-67页 |
第五章 结论 | 第67-69页 |
·设计结果总结 | 第67页 |
·设计展望 | 第67-69页 |
致谢 | 第69-71页 |
参考文献 | 第71-74页 |
附录 | 第74-76页 |