| 摘要 | 第1-5页 |
| ABSTRACT | 第5-11页 |
| 第一章 绪论 | 第11-19页 |
| ·引言 | 第11页 |
| ·液晶的显示和驱动原理 | 第11-16页 |
| ·液晶显示器的特点和分类 | 第11-12页 |
| ·液晶显示原理 | 第12-15页 |
| ·液晶驱动原理 | 第15-16页 |
| ·液晶显示控制器的国内外发展现状 | 第16-17页 |
| ·课题的研究内容和意义 | 第17-18页 |
| ·本文的结构 | 第18-19页 |
| 第二章 液晶显示控制器的总体方案设计 | 第19-26页 |
| ·液晶显示控制器功能定义 | 第19-20页 |
| ·液晶显示控制器主要实现方法 | 第20-23页 |
| ·总体方案设计 | 第23-26页 |
| ·设计要求 | 第23-24页 |
| ·系统整体结构 | 第24-26页 |
| 第三章 液晶显示控制器的硬件设计 | 第26-35页 |
| ·FPGA 芯片选型 | 第26-30页 |
| ·显示存储芯片选型 | 第30-33页 |
| ·SRAM 与DDR SDRAM 的比较 | 第30页 |
| ·FPGA 与DDR SDRAM 的连接电路 | 第30-33页 |
| ·FPGA 的SPI Flash 加载电路 | 第33-35页 |
| 第四章 液晶显示控制器的主要模块设计与实现 | 第35-53页 |
| ·MCU 接口模块 | 第35-38页 |
| ·接口时序和引脚说明 | 第35-36页 |
| ·工作寄存器描述 | 第36-37页 |
| ·MCU 接口电路的实现 | 第37-38页 |
| ·显示存储控制模块 | 第38-46页 |
| ·显示数据格式和存储方式 | 第38-39页 |
| ·DDR SDRAM 的内部结构和控制时序 | 第39-42页 |
| ·基于FPGA 的DDR SDRAM 控制器设计 | 第42-45页 |
| ·DDR SDRAM 控制器的应用 | 第45-46页 |
| ·AFIFO 模块 | 第46-50页 |
| ·AFIFO 的电路结构 | 第46-48页 |
| ·格雷码计数器 | 第48-49页 |
| ·AFIFO 的应用 | 第49-50页 |
| ·地址产生模块 | 第50页 |
| ·LCD 接口模块 | 第50-53页 |
| ·STN 型显示接口时序 | 第51页 |
| ·TFT 型显示接口时序 | 第51-53页 |
| 第五章 液晶显示控制器的仿真验证 | 第53-59页 |
| ·FPGA 的设计实现 | 第53-56页 |
| ·验证方案设计 | 第56页 |
| ·综合与仿真结果 | 第56-59页 |
| 第六章 PSoC 实验平台设计与液晶显示控制器的实现 | 第59-68页 |
| ·PSoC 实验平台介绍 | 第59-60页 |
| ·PSoC 芯片简介 | 第59-60页 |
| ·PSoC 实验平台 | 第60页 |
| ·PSoC 实验平台硬件设计 | 第60-63页 |
| ·系统组成结构 | 第60-61页 |
| ·硬件布局 | 第61-62页 |
| ·硬件模块 | 第62-63页 |
| ·基于PSoC 的简易数字示波器设计 | 第63-66页 |
| ·实验结果 | 第66-68页 |
| 第七章 总结与展望 | 第68-70页 |
| 参考文献 | 第70-73页 |
| 致谢 | 第73-74页 |
| 在学期间的研究成果及发表的学术论文 | 第74页 |