基于以太网接口的ARM-JTAG仿真器设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第一章 绪论 | 第9-11页 |
| ·研究意义 | 第9页 |
| ·主要研究内容 | 第9-11页 |
| 第二章 总体设计方案 | 第11-15页 |
| ·仿真系统介绍 | 第11-12页 |
| ·仿真器硬件设计方案 | 第12-13页 |
| ·仿真器软件设计方案 | 第13-15页 |
| 第三章 S3C44B0以太网接口设计 | 第15-42页 |
| ·S3C44B0以太网接口介绍 | 第15-16页 |
| ·以太网接口硬件结构设计 | 第16-18页 |
| ·以太网接口软件程序开发 | 第18-41页 |
| ·UC/OS-Ⅱ操作系统移植 | 第18-23页 |
| ·LwIP精简协议栈移植 | 第23-29页 |
| ·RTL8019AS驱动程序设计 | 第29-41页 |
| ·以太网接口测试 | 第41-42页 |
| 第四章 JTAG接口设计 | 第42-53页 |
| ·JTAG接口介绍 | 第42页 |
| ·JTAG调试原理 | 第42-48页 |
| ·边界扫描 | 第42-43页 |
| ·TAP(TESE ACCESS PORT) | 第43-45页 |
| ·ARM7TDMI指令寄存器及JTAG指令 | 第45-46页 |
| ·Embedded ICE-RT Logic | 第46-48页 |
| ·CPLD JTAG时序实现方案 | 第48-53页 |
| 结论 | 第53-54页 |
| 参考文献 | 第54-57页 |
| 致谢 | 第57页 |