| 摘要 | 第1-5页 |
| ABSTRACT | 第5-11页 |
| 第一章 绪论 | 第11-16页 |
| ·密码技术简介 | 第11页 |
| ·公钥密码系统 | 第11-13页 |
| ·研究动态 | 第13-14页 |
| ·研究背景 | 第14-15页 |
| ·本章小结 | 第15-16页 |
| 第二章 RSA 数学基础及算法原理 | 第16-31页 |
| ·RSA 算法原理 | 第16-17页 |
| ·RSA 加解密算法分析 | 第17-28页 |
| ·RSA 模幂运算 | 第17-19页 |
| ·RSA 模乘运算 | 第19-27页 |
| ·模幂和模乘的结果调整 | 第27-28页 |
| ·算法实现层次 | 第28页 |
| ·RSA 的安全性分析 | 第28-30页 |
| ·本章小结 | 第30-31页 |
| 第三章 RSA IP 核的RTL 设计 | 第31-52页 |
| ·IP 核技术 | 第31-33页 |
| ·IP 软核和硬核 | 第31-32页 |
| ·IP 核的特点 | 第32-33页 |
| ·设计目标 | 第33页 |
| ·RSA 核心模乘器实现方式 | 第33-35页 |
| ·线性脉动阵列 | 第34页 |
| ·高基模乘器结构 | 第34页 |
| ·配合Wallace 树的大规模乘法器 | 第34-35页 |
| ·RSA IP 功能 | 第35页 |
| ·总体结构框图及接口 | 第35-37页 |
| ·寄存器及操作流程介绍 | 第37-39页 |
| ·控制逻辑 | 第39-47页 |
| ·控制逻辑实现方式 | 第39-40页 |
| ·顶层控制逻辑——CTRL 模块 | 第40-42页 |
| ·模幂、模乘控制逻辑——EXP 模块 | 第42-47页 |
| ·小结 | 第47页 |
| ·MONTGOMERY 模乘器数据通路 | 第47-49页 |
| ·存储系统 | 第49-51页 |
| ·本章小结 | 第51-52页 |
| 第四章 RSA IP 的测试验证及ASIC 设计流程 | 第52-65页 |
| ·RSA IP 测试 | 第52-58页 |
| ·IP 核仿真 | 第52-54页 |
| ·FPGA 大量数据测试 | 第54-58页 |
| ·ASIC 设计流程 | 第58-59页 |
| ·逻辑综合 | 第59-60页 |
| ·静态时序分析 | 第60页 |
| ·形式验证 | 第60-61页 |
| ·后端版图设计 | 第61-63页 |
| ·本章小结 | 第63-65页 |
| 第五章 RSA 密钥生成的实现 | 第65-72页 |
| ·RSA 密钥生成算法原理 | 第65页 |
| ·素数的分布 | 第65-66页 |
| ·随机数生成 | 第66页 |
| ·素性测试 | 第66-67页 |
| ·预筛选 | 第67-69页 |
| ·最大公约数和模逆算法 | 第69-70页 |
| ·实现算法的技巧及测试结果 | 第70-71页 |
| ·本章小结 | 第71-72页 |
| 第六章 全文总结 | 第72-74页 |
| ·主要结论 | 第72-73页 |
| ·研究展望 | 第73-74页 |
| 参考文献 | 第74-76页 |
| 符号与标记(附录1) | 第76-77页 |
| RSA IP SYNTHESIS AREA REPORT (附录2) | 第77-79页 |
| 致谢 | 第79-80页 |
| 攻读硕士学位期间已发表或录用的论文及专利 | 第80-83页 |
| 上海交通大学硕士学位论文答辩决议书 | 第83页 |