基于FPGA的OFDM通信系统基带设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-7页 |
| 目录 | 第7-9页 |
| 1 绪论 | 第9-18页 |
| ·研究的目的与意义 | 第9-11页 |
| ·OFDM系统的基本原理 | 第11-15页 |
| ·OFDM系统的数学模型 | 第11-13页 |
| ·OFDM的FFT实现 | 第13-14页 |
| ·OFDM系统的架构 | 第14-15页 |
| ·FPGA设计的基本流程 | 第15-16页 |
| ·作者的主要工作和本文的内容结构 | 第16-18页 |
| 2 硬件平台设计 | 第18-29页 |
| ·FPGA最小系统设计 | 第19-22页 |
| ·FPGA芯片介绍 | 第19-21页 |
| ·FPGA芯片的配置方式 | 第21-22页 |
| ·模拟前端 | 第22-26页 |
| ·发送部分设计 | 第23-25页 |
| ·接收部分设计 | 第25-26页 |
| ·UART通信接口 | 第26-27页 |
| ·本章小结 | 第27-29页 |
| 3 OFDM基带发射机的设计 | 第29-45页 |
| ·工作时钟生成模块 | 第30-31页 |
| ·训练序列生成模块 | 第31-33页 |
| ·训练序列的生成方法 | 第31-32页 |
| ·训练序列生成模块的仿真结果 | 第32-33页 |
| ·SIGNAL符号生成 | 第33-34页 |
| ·卷积编码模块 | 第34页 |
| ·BPSK调制模块 | 第34-35页 |
| ·导频插入模块 | 第35-37页 |
| ·导频插入的位置与极性 | 第35-36页 |
| ·导频插入模块的硬件结构 | 第36-37页 |
| ·IFFT/FFT处理模块 | 第37-42页 |
| ·循环前缀添加模块 | 第42-43页 |
| ·发射机控制单元 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 4 OFDM基带接收器的设计 | 第45-63页 |
| ·帧检测与符号同步 | 第46-49页 |
| ·帧检测与符号同步的原理 | 第46-47页 |
| ·帧检测与符号同步算法的简化 | 第47-48页 |
| ·帧检测与符号同步的FPGA实现 | 第48-49页 |
| ·采样频率同步模块 | 第49-61页 |
| ·采样频率同步算法的原理 | 第50-51页 |
| ·采样频率同步算法的硬件实现 | 第51-61页 |
| ·数据收发结果 | 第61-62页 |
| ·本章小结 | 第62-63页 |
| 5 总结与展望 | 第63-64页 |
| 参考文献 | 第64-65页 |
| 个人简历 | 第65页 |
| 在学期间发表的学术论文与研究成果 | 第65-66页 |
| 致谢 | 第66页 |