多核处理器中二维总线结构NUCA技术研究
摘要 | 第1-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-20页 |
·课题研究背景 | 第11-12页 |
·非一致Cache 的研究现状 | 第12-15页 |
·单核处理器上二维Mesh 结构的NUCA | 第12-14页 |
·多核处理器上二维Mesh 结构的NUCA | 第14页 |
·其他结构的NUCA | 第14-15页 |
·片上互连网络的研究现状 | 第15-17页 |
·二维Mesh 结构的互连网络 | 第15-16页 |
·聚合Mesh 结构的互连网络 | 第16页 |
·总线结构的互连网络 | 第16-17页 |
·混合结构的互连网络 | 第17页 |
·二维总线结构的互连网络 | 第17页 |
·NUCA 的访问特点 | 第17-18页 |
·课题研究工作和贡献 | 第18-19页 |
·论文结构 | 第19-20页 |
第二章 二维总线NUCA 的整体框架和性能模型 | 第20-29页 |
·二维总线NUCA 的整体框架 | 第20-21页 |
·NUCA 的访问延迟模型 | 第21-23页 |
·NUCA 模型 | 第21-22页 |
·访问延迟时间 | 第22-23页 |
·二维总线NUCA 的延迟性能分析 | 第23-26页 |
·访问步长 | 第23-24页 |
·优先节点数 | 第24页 |
·部分常量的分析 | 第24-25页 |
·二维总线NUCA 的访问延迟 | 第25-26页 |
·与二维Mesh 结构NUCA 的延迟性能比较 | 第26-28页 |
·二维Mesh 结构NUCA 的访问延迟 | 第26页 |
·访问延迟性能比较 | 第26-28页 |
·小结 | 第28-29页 |
第三章 二维总线NUCA 的关键技术 | 第29-42页 |
·映射与查找策略 | 第29-31页 |
·映射和查找策略的设计原则 | 第29-30页 |
·Cache Bank 的分组 | 第30页 |
·地址映射方式 | 第30-31页 |
·交换与路由策略 | 第31-37页 |
·交换技术 | 第31-34页 |
·路由策略 | 第34-37页 |
·总线和仲裁策略 | 第37-39页 |
·分离事务技术 | 第37页 |
·总线宽度 | 第37-38页 |
·仲裁优先级 | 第38页 |
·仲裁器位置 | 第38-39页 |
·仲裁隐藏 | 第39页 |
·Cache Bank 的设计策略 | 第39-41页 |
·映射规则 | 第39-40页 |
·查找方法 | 第40页 |
·替换算法 | 第40-41页 |
·写策略 | 第41页 |
·小结 | 第41-42页 |
第四章 S2DB-NUCA 的设计与实现 | 第42-51页 |
·S2DB-NUCA 的整体结构 | 第42-43页 |
·总线和仲裁器的设计与实现 | 第43-45页 |
·报文格式 | 第43-44页 |
·总线设计与实现 | 第44页 |
·仲裁器设计 | 第44-45页 |
·Cache Bank 的设计与实现 | 第45-47页 |
·Cache Bank 整体结构 | 第45-46页 |
·Data 阵列和Tag 阵列 | 第46页 |
·MSHR 和控制器的设计与实现 | 第46-47页 |
·路由器的设计与实现 | 第47-50页 |
·路由器整体结构 | 第47-48页 |
·缓冲队列的设计与实现 | 第48-49页 |
·链接控制器和VCT 交换技术的设计与实现 | 第49页 |
·接口的设计与实现 | 第49-50页 |
·小结 | 第50-51页 |
第五章 S2DB-NUCA 的实验验证 | 第51-58页 |
·实验方法 | 第51-53页 |
·Simics 简介 | 第51页 |
·实验平台 | 第51-52页 |
·实验流程 | 第52-53页 |
·实验结果及分析 | 第53-57页 |
·单次访问命中结果分析 | 第53-54页 |
·ModelSim 模拟结果分析 | 第54-56页 |
·FPGA 模拟结果分析 | 第56页 |
·结论 | 第56-57页 |
·小结 | 第57-58页 |
第六章 结束语 | 第58-60页 |
·工作总结 | 第58-59页 |
·研究展望 | 第59-60页 |
致谢 | 第60-62页 |
参考文献 | 第62-66页 |
作者在学期间取得的学术成果 | 第66页 |