首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

多核处理器中二维总线结构NUCA技术研究

摘要第1-10页
ABSTRACT第10-11页
第一章 绪论第11-20页
   ·课题研究背景第11-12页
   ·非一致Cache 的研究现状第12-15页
     ·单核处理器上二维Mesh 结构的NUCA第12-14页
     ·多核处理器上二维Mesh 结构的NUCA第14页
     ·其他结构的NUCA第14-15页
   ·片上互连网络的研究现状第15-17页
     ·二维Mesh 结构的互连网络第15-16页
     ·聚合Mesh 结构的互连网络第16页
     ·总线结构的互连网络第16-17页
     ·混合结构的互连网络第17页
     ·二维总线结构的互连网络第17页
   ·NUCA 的访问特点第17-18页
   ·课题研究工作和贡献第18-19页
   ·论文结构第19-20页
第二章 二维总线NUCA 的整体框架和性能模型第20-29页
   ·二维总线NUCA 的整体框架第20-21页
   ·NUCA 的访问延迟模型第21-23页
     ·NUCA 模型第21-22页
     ·访问延迟时间第22-23页
   ·二维总线NUCA 的延迟性能分析第23-26页
     ·访问步长第23-24页
     ·优先节点数第24页
     ·部分常量的分析第24-25页
     ·二维总线NUCA 的访问延迟第25-26页
   ·与二维Mesh 结构NUCA 的延迟性能比较第26-28页
     ·二维Mesh 结构NUCA 的访问延迟第26页
     ·访问延迟性能比较第26-28页
   ·小结第28-29页
第三章 二维总线NUCA 的关键技术第29-42页
   ·映射与查找策略第29-31页
     ·映射和查找策略的设计原则第29-30页
     ·Cache Bank 的分组第30页
     ·地址映射方式第30-31页
   ·交换与路由策略第31-37页
     ·交换技术第31-34页
     ·路由策略第34-37页
   ·总线和仲裁策略第37-39页
     ·分离事务技术第37页
     ·总线宽度第37-38页
     ·仲裁优先级第38页
     ·仲裁器位置第38-39页
     ·仲裁隐藏第39页
   ·Cache Bank 的设计策略第39-41页
     ·映射规则第39-40页
     ·查找方法第40页
     ·替换算法第40-41页
     ·写策略第41页
   ·小结第41-42页
第四章 S2DB-NUCA 的设计与实现第42-51页
   ·S2DB-NUCA 的整体结构第42-43页
   ·总线和仲裁器的设计与实现第43-45页
     ·报文格式第43-44页
     ·总线设计与实现第44页
     ·仲裁器设计第44-45页
   ·Cache Bank 的设计与实现第45-47页
     ·Cache Bank 整体结构第45-46页
     ·Data 阵列和Tag 阵列第46页
     ·MSHR 和控制器的设计与实现第46-47页
   ·路由器的设计与实现第47-50页
     ·路由器整体结构第47-48页
     ·缓冲队列的设计与实现第48-49页
     ·链接控制器和VCT 交换技术的设计与实现第49页
     ·接口的设计与实现第49-50页
   ·小结第50-51页
第五章 S2DB-NUCA 的实验验证第51-58页
   ·实验方法第51-53页
     ·Simics 简介第51页
     ·实验平台第51-52页
     ·实验流程第52-53页
   ·实验结果及分析第53-57页
     ·单次访问命中结果分析第53-54页
     ·ModelSim 模拟结果分析第54-56页
     ·FPGA 模拟结果分析第56页
     ·结论第56-57页
   ·小结第57-58页
第六章 结束语第58-60页
   ·工作总结第58-59页
   ·研究展望第59-60页
致谢第60-62页
参考文献第62-66页
作者在学期间取得的学术成果第66页

论文共66页,点击 下载论文
上一篇:面向方面的C~4ISR系统需求分析方法研究
下一篇:多路Flash并行存储技术的研究与实现