基于可重构的语音识别片上系统的设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-15页 |
1.1 课题研究背景 | 第10页 |
1.2 语音识别技术国内外研究历史及现状 | 第10-13页 |
1.3 论文研究内容 | 第13-14页 |
1.4 论文的组织结构 | 第14-15页 |
第二章 语音识别的基本原理 | 第15-27页 |
2.0 语音识别的系统结构 | 第15页 |
2.1 语音信号的数字处理 | 第15-19页 |
2.1.1 语音信号的预加重 | 第15-16页 |
2.1.2 短时分析 | 第16-19页 |
2.2 语音识别的核心理论 | 第19-25页 |
2.2.1 隐马尔可夫模型(HMM)的定义 | 第19-24页 |
2.2.2 隐马尔可夫模型(HMM)的实现问题 | 第24-25页 |
2.3 本章小结 | 第25-27页 |
第三章 系统软硬件协同设计 | 第27-44页 |
3.1 系统方案选型 | 第27页 |
3.2 可重构片上系统硬件设计 | 第27-35页 |
3.2.1 系统片上设备 | 第28-30页 |
3.2.2 系统板级设备 | 第30-31页 |
3.2.3 系统自设计设备 | 第31页 |
3.2.4 系统硬件整体结构 | 第31-32页 |
3.2.5 I2S控制器的设计 | 第32-35页 |
3.3 验证平台下的软件设计 | 第35-41页 |
3.3.1 语音采集模块的设计 | 第35页 |
3.3.2 特征提取模块的设计 | 第35-37页 |
3.3.3 训练模块的设计 | 第37-40页 |
3.3.4 识别模块的设计 | 第40-41页 |
3.4 系统的识别流程评估 | 第41-43页 |
3.5 本章小结 | 第43-44页 |
第四章 MFCC计算单元的硬件映射的实现 | 第44-61页 |
4.1 MFCC计算单元的功能 | 第44页 |
4.2 MFCC计算单元的控制和数据通道 | 第44-46页 |
4.2.1 AXI总线结构 | 第45页 |
4.2.2 控制通道和数据通道 | 第45-46页 |
4.3 MFCC计算单元的核心结构 | 第46-60页 |
4.3.1 核心计算单元硬件映射的实现 | 第46-53页 |
4.3.2 数据衔接单元的实现 | 第53-54页 |
4.3.3 关键IP核和控制方法的实现 | 第54-57页 |
4.3.4 总体结构及其仿真 | 第57-60页 |
4.4 本章小结 | 第60-61页 |
第五章 片上系统构建及软件设计 | 第61-73页 |
5.1 片上系统构建 | 第61-62页 |
5.2 系统软件设计 | 第62-68页 |
5.2.1 语音采集模块 | 第64页 |
5.2.2 识别模块的设计 | 第64-67页 |
5.2.3 系统更新的设计 | 第67-68页 |
5.2.4 系统启动的设计 | 第68页 |
5.3 系统测试和实验结果 | 第68-72页 |
5.4 本章小结 | 第72-73页 |
第六章 总结与展望 | 第73-75页 |
6.1 本文总结 | 第73页 |
6.2 后续工作展望 | 第73-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-79页 |
攻读硕士学位期间取得的成果 | 第79-80页 |