摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 引言 | 第7-11页 |
1.1 课题研究背景以及理论与现实意义 | 第7-9页 |
1.2 论文的主要工作与贡献 | 第9-10页 |
1.3 论文各章节的安排 | 第10-11页 |
第二章 FPGAI/O概述及协议 | 第11-29页 |
2.1 FPGA基本概念以及基本架构 | 第11-13页 |
2.1.1 FPGA基本概念 | 第11页 |
2.1.2 FPGA硬件体系结构 | 第11-13页 |
2.2 集成电路IO概述 | 第13-14页 |
2.3 FPGAI/O协议标准 | 第14-24页 |
2.3.1 数字I/O标准协议中参数的物理意义 | 第14-15页 |
2.3.2 单端协议标准意义及应用 | 第15-18页 |
2.3.3 伪差分协议标准意义及应用 | 第18-23页 |
2.3.4 LVDS标准意义及应用 | 第23-24页 |
2.4 信道分析 | 第24-29页 |
2.4.1 传输介质分析 | 第25-27页 |
2.4.2 信号完整性分析:反射、串扰 | 第27-29页 |
第三章 高速可配置FPGA I/O系统及模块设计 | 第29-63页 |
3.1 FPGAI/O支持的协议 | 第29页 |
3.2 FPGAI/O体系架构设计 | 第29-32页 |
3.3 FPGAI/O模块电路设计 | 第32-63页 |
3.3.1 接收模块电路设计 | 第32-41页 |
3.3.2 发送部分电路设计 | 第41-45页 |
3.3.3 LVDS相关协议电路实现 | 第45-52页 |
3.3.4 DCI模块 | 第52-63页 |
第四章 FPGAI/O动态性能仿真结果 | 第63-70页 |
4.1 FPGAI/O协议动态性能指标 | 第63页 |
4.2 FPGAI/O接收端动态性能仿真结果 | 第63-66页 |
4.2.1 单端协议接收端仿真性能 | 第63-64页 |
4.2.2 伪差分协议和部分差分协议接收端仿真性能 | 第64-66页 |
4.3 FPGAI/O发送端动态性能仿真结果 | 第66-68页 |
4.4 LVDS、LDT等相关协议实现电路的仿真结果 | 第68-70页 |
第五章 ESD保护电路以及版图设计与实现 | 第70-82页 |
5.1 ESD基本概念以及实现 | 第70-78页 |
5.1.1 ESD基本概念 | 第70-71页 |
5.1.2 静电放电模式以及工业测试标准 | 第71-73页 |
5.1.3 I/O PAD ESD保护电路的研究与实现 | 第73-76页 |
5.1.4 FPGA I/O ESD保护电路实现及工作原理 | 第76-78页 |
5.2 FPGA I/O版图实现 | 第78-82页 |
5.2.1 数字版图基本概念 | 第78-80页 |
5.2.2 FPGA I/O版图设计规则 | 第80页 |
5.2.3 FPGA I/O版图实现 | 第80-82页 |
第六章 总结与展望 | 第82-83页 |
参考文献 | 第83-86页 |
致谢 | 第86-87页 |