基于FPGA的QPSK调制解调系统的设计与实现
中文摘要 | 第3-4页 |
Abstract | 第4-5页 |
第1章 绪论 | 第9-14页 |
1.1 课题的背景和意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-12页 |
1.2.1 数字调制解调技术的简介 | 第10-11页 |
1.2.2 FPGA 技术简介 | 第11-12页 |
1.3 本文主要内容及结构 | 第12-14页 |
第2章 QPSK 调制解调的基本原理 | 第14-22页 |
2.1 调制方式的选择 | 第14页 |
2.2 QPSK 调制技术原理 | 第14-16页 |
2.3 QPSK 解调技术原理 | 第16页 |
2.4 载波同步的概述 | 第16-20页 |
2.4.1 载波同步的基本概念 | 第16-17页 |
2.4.2 直接提取载波的常用算法 | 第17-20页 |
2.5 位同步的概述 | 第20-21页 |
2.5.1 位同步的基本概念 | 第20-21页 |
2.5.2 Gardner 位同步原理 | 第21页 |
2.6 本章小结 | 第21-22页 |
第3章 QPSK 调制解调系统的设计 | 第22-35页 |
3.1 QPSK 调制解调器的设计 | 第22页 |
3.2 QPSK 发射端的设计 | 第22-25页 |
3.2.1 成型滤波器的模块设计 | 第22-24页 |
3.2.2 调制端的 NCO 模块设计 | 第24-25页 |
3.3 载波同步环主要模块的设计 | 第25-28页 |
3.3.1 鉴相器的设计 | 第26-27页 |
3.3.2 环路滤波器的设计 | 第27-28页 |
3.4 位同步主要模块的设计 | 第28-33页 |
3.4.1 插值滤波器 | 第30-31页 |
3.4.2 相位误差鉴别模块 | 第31页 |
3.4.3 内插控制模块 | 第31-33页 |
3.6 本章小结 | 第33-35页 |
第4章 系统的 MATLAB 仿真 | 第35-47页 |
4.1 调制端的 Matlab 仿真 | 第35-40页 |
4.1.1 调制端的仿真 | 第35-37页 |
4.1.2 成型滤波器系数的仿真 | 第37-40页 |
4.2 载波同步环的仿真 | 第40-41页 |
4.3 位同步环的仿真 | 第41-45页 |
4.3.1 开环仿真 | 第42-43页 |
4.3.2 闭环仿真 | 第43-45页 |
4.4 本章小结 | 第45-47页 |
第5章 调制解调系统在 FPGA 上的实现 | 第47-57页 |
5.1 系统总体硬件平台 | 第47-48页 |
5.1.1 FPGA 最小系统 | 第48页 |
5.1.2 其他主要模块 | 第48页 |
5.2 QPSK 调制端各模块的 FPGA 设计 | 第48-52页 |
5.2.1 数控振荡器模块 | 第48-50页 |
5.2.2 成型滤波器模块 | 第50-51页 |
5.2.3 调制端的 FPGA 设计 | 第51-52页 |
5.3 数字解调端的 FPGA 实现 | 第52-56页 |
5.3.1 载波同步环模块的设计 | 第52-54页 |
5.3.2 位同步环模块的设计 | 第54-56页 |
5.4 本章小结 | 第56-57页 |
结论 | 第57-59页 |
参考文献 | 第59-64页 |
致谢 | 第64页 |