摘要 | 第5-6页 |
abstract | 第6-7页 |
第1章 绪论 | 第10-17页 |
1.1 立题背景及意义 | 第10-11页 |
1.2 长基线定位系统及基站研究现状 | 第11-13页 |
1.2.1 国外长基线定位技术发展概况 | 第11-12页 |
1.2.2 国内长基线定位技术发展概况 | 第12-13页 |
1.2.3 长基线浮标定位系统基站研究现状 | 第13页 |
1.3 相关技术发展概况 | 第13-16页 |
1.3.1 主流电子器件发展情况 | 第13-15页 |
1.3.2 扩频通信技术 | 第15页 |
1.3.3 微波通信技术发展情况 | 第15-16页 |
1.4 论文研究内容 | 第16-17页 |
第2章 长基线浮标定位系统基站硬件设计 | 第17-34页 |
2.1 设计需求与方案 | 第17-20页 |
2.1.1 总体设计需求 | 第17-19页 |
2.1.2 总体设计方案 | 第19-20页 |
2.2 核心板外围电路设计 | 第20-24页 |
2.2.1 Zynq系列器件介绍及核心板选择 | 第20-22页 |
2.2.2 MicroZed核心板外围电路设计 | 第22-24页 |
2.3 定位模块及外围电路设计 | 第24-26页 |
2.3.1 芯片选型及电路设计 | 第24-26页 |
2.3.2 定位模块配置 | 第26页 |
2.4 无线电电台及外围电路设计 | 第26-30页 |
2.4.1 电台选型及通信链组成 | 第26-27页 |
2.4.2 电台POE电路设计及功放选型 | 第27-29页 |
2.4.3 无线电通信距离估计 | 第29-30页 |
2.5 电源电路设计 | 第30-32页 |
2.5.1 总体设计方案 | 第30-31页 |
2.5.2 电源电路设计 | 第31-32页 |
2.6 机箱设计 | 第32-33页 |
2.7 本章小结 | 第33-34页 |
第3章 长基线浮标定位系统基站程序设计 | 第34-59页 |
3.1 程序总体设计方案 | 第34-35页 |
3.2 FPGA程序设计 | 第35-45页 |
3.2.1 设计思路 | 第35-36页 |
3.2.2 Vivado软件开发环境及系统平台搭建 | 第36-38页 |
3.2.3 接口模块程序实现 | 第38-39页 |
3.2.4 本地分频及秒脉冲输出模块 | 第39-42页 |
3.2.5 数据解密模块 | 第42-45页 |
3.3 嵌入式ARM程序设计 | 第45-58页 |
3.3.1 设计思路 | 第45-47页 |
3.3.2 嵌入式系统搭建及关键技术 | 第47-49页 |
3.3.3 指令收发线程设计 | 第49-53页 |
3.3.4 数据打包传输线程设计 | 第53-55页 |
3.3.5 GPS数据解析线程设计 | 第55-58页 |
3.4 本章小结 | 第58-59页 |
第4章 长基线浮标定位系统基站相关测试 | 第59-66页 |
4.1 实验室测试 | 第59-62页 |
4.1.1 指令及网络测试 | 第59-60页 |
4.1.2 定位模块精度及秒脉冲纠偏精度测试 | 第60-61页 |
4.1.3 数据解密功能测试 | 第61-62页 |
4.1.4 基站尺寸重量测试 | 第62页 |
4.2 外场实验测试 | 第62-65页 |
4.2.1 系统联合调试 | 第62页 |
4.2.2 无线电通信距离测试 | 第62-63页 |
4.2.3 系统定位功能测试 | 第63-65页 |
4.3 本章小结 | 第65-66页 |
结论 | 第66-67页 |
参考文献 | 第67-71页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第71-72页 |
致谢 | 第72-73页 |
附录 | 第73-74页 |