摘要 | 第2-3页 |
Abstract | 第3页 |
第一章 概述 | 第7-15页 |
1.1 背景 | 第7-11页 |
1.2 课题的研究内容及目标 | 第11-13页 |
1.3 论文结构 | 第13-14页 |
1.4 应用前景 | 第14页 |
1.5 软件仿真及实现 | 第14-15页 |
第二章 星载通用遥控译码器组成和数据结构 | 第15-19页 |
2.1 遥控译码器基本构成 | 第15-16页 |
2.2 数据结构 | 第16-19页 |
第三章 同步识别电路 | 第19-32页 |
3.1 比特同步模块 | 第20-25页 |
3.1.1 超前/滞后鉴相器 | 第23页 |
3.1.2 脉冲加减控制逻辑 | 第23-24页 |
3.1.3 数控振荡器 | 第24页 |
3.1.4 比特同步电路原理图 | 第24-25页 |
3.2 数据恢复电路 | 第25-28页 |
3.3 帧同步模块 | 第28-31页 |
3.4 方式字识别模块 | 第31-32页 |
第四章 指令数据译码器 | 第32-55页 |
4.1 奇校验和码元反馈生成相结合的编码形式 | 第32-34页 |
4.2 码组的生成 | 第34-36页 |
4.3 指令译码电路组成 | 第36-37页 |
4.4 BCH 码概况 | 第37-55页 |
4.4.1 BCH 码的一般概念 | 第38-39页 |
4.4.2 二进制BCH 码的译码 | 第39-41页 |
4.4.3 BCH 码的时域译码步骤 | 第41-42页 |
4.4.4 计算伴随多项式S(x) | 第42-46页 |
4.4.4.1 除法算法 | 第42-45页 |
4.4.4.2 乘法算法 | 第45-46页 |
4.4.5 求错误位置多项式σ(x) | 第46-50页 |
4.4.5.1 欧氏算法 | 第46-49页 |
4.4.5.2 改进的欧氏算法基本原理 | 第49-50页 |
4.4.6 钱(Chien)搜索模块 | 第50-51页 |
4.4.7 BCH 译码器的实现 | 第51-53页 |
4.4.8 (63,56,3)BCH 码译码器算法仿真 | 第53页 |
4.4.9 塞科(Zech)对数表 | 第53-55页 |
第五章 遥控译码器的FPGA 实现 | 第55-64页 |
5.1 ASIC 与FPGA 的关系及其实现 | 第55页 |
5.2 实验用FPGA 芯片——XILINXSPARTAN3XC3S400 | 第55-58页 |
5.2.1 Spartan3XC3S400 内部结构和工作原理 | 第56-58页 |
5.2.2 Spartan3XC3S400 的主要参数 | 第58页 |
5.3 FPGA 的外围电路设计 | 第58-60页 |
5.4 HDL 代码设计 | 第60-64页 |
5.4.1 同步设计原则 | 第60-61页 |
5.4.2 抑制毛刺的产生 | 第61-64页 |
第六章 性能测试 | 第64-72页 |
6.1 资源使用状况 | 第64-65页 |
6.2 遥控译码器的测试平台 | 第65-67页 |
6.2.1 测试平台 | 第65-66页 |
6.2.2 测试流程 | 第66-67页 |
6.3 板极调试结果 | 第67-72页 |
结论 | 第72-74页 |
附录 | 第74-82页 |
致谢 | 第82-83页 |
攻读工程硕士期间发表的论文 | 第83-84页 |
参考文献 | 第84-85页 |